





## منشورات جامعة دمشق كلية الهندسة المعلوماتية

بنيان الحواسيب (1) الجزء العملي

المهندسة

عبیر محمّد دیب میا

مشرفة على الأعمال في قسم النظم والشبكات الحاسوبية

<u>\$1440-1439</u>

2018–2017 م

جامعة دمشق



## الفهرس

| 7   | مقدمة الكتاب                                  |
|-----|-----------------------------------------------|
| 11  | الفصل الأول أداء المعالجات CPU Performance    |
| 33  | الفصل الثاني تمثيل الأعداد في الحاسوب         |
| 45  | الفصل الثالث الحساب في الحاسوب                |
| 61  | الفصل الرابع البرمجة بلغة التجميع MIPS        |
| 105 | الفصل الخامس ممر المعطيات Data Path           |
| 129 | الفصل السادس توسيع الذواكر Memory Expansion   |
| 145 | ملحق دليل التعامل مع برنامج محاكاة معالج MIPS |
| 187 | مسرد المصطلحات                                |
| 195 | المراجع                                       |

amascus



# بسم الله الرحمن الرحيم مقدمة الكتاب

أضع بين أيدي طلابنا الأعزاء كتاباً يغطي الجزء العملي لمادة بنيان الحواسيب (1) ليسير جنباً إلى جنب مع المنهاج النظري الذي يُدرّس في هذه المادة، وعلى أمل أن يدعم الأفكار والمعلومات التي تعلمها الطالب نظرياً بالاطلاع والتدرب على كمِّ وافر من الأمثلة المحلولة والتمارين التي تُركت بدون حل في نهاية الفصول بحيث يختبر الطالب نفسه في استيعاب ما قد مر معه خلال دراسته لكل فصل على حدة.

وكان من دواعي سروري أن أقدم لطلابنا كتاباً باللغة العربية وفاءً مني لهذه اللغة العظيمة وتأكيداً على غناها وكفاءتها، خاصة أن سورية كان لها السبق في اعتمادها اللغة العربية في التعليم الجامعي حتى في الفروع العلمية التي يتوقع صعوبة تدريسها باللغة العربية أو صعوبة تعريب مصطلحاتها، وقد حرصت في سياق الكتاب على استخدام المصطلحات العربية حتى يعتادها الطالب، مع ذكر المصطلح الانكليزي المقابل للمصطلح العربي في أول ورود له، كما وضعت مسرداً لأهم المصطلحات العربية العربية المستخدمة في الكتاب مع ما يقابلها باللغة الانكليزية في نهاية الكتاب.

تهدف مادة بنيان الحواسيب بشكل رئيسي إلى تعريف الطالب بالبنية الداخلية للنظم الحاسوبية وطرائق قياس أدائها، وأهم المعاملات المؤثرة في الأداء (دور المعالج، والذاكرة الرئيسية، والذاكرة الخابية Cache. إلخ). كما تهدف إلى إكساب الطلاب المهارات اللازمة لبرمجة المعالجات الصغرية بلغة التجميع Assembly. ويغطي هذا الكتاب الجانب العملي من المادة وذلك بتناول المواضيع السابقة في مسائل وتمارين عدية.

يتألف هذا الكتاب من ستة فصول، بالإضافة إلى ملحق في نهايته.

يُعنى الفصل الأول بدراسة أداء المعالجات، ويعرض من خلال الأمثلة والتمارين أهم المؤشرات والمعايير للمفاضلة بين أداء المعالجات، ومدى تأثير هذه المؤشرات على تقييم أداء المعالجات.

أما الفصل الثاني فيشمل على أمثلة وتمارين في أنظمة العد مما يلزم الطالب خلال دراسته لمنهاج بنيان الحواسيب، بما فيها من كيفية التحويل بين أنظمة العد المختلفة، وتمثيل الأعداد السالبة، بالإضافة إلى تمثيل الأعداد ذات الفاصلة العائمة.

ويتناول الفصل الثالث أمثلة وتمارين عن العمليات الحسابية من جمع وطرح وضرب وقسمة على الأعداد الثنائية، ثم على الأعداد ذات الفاصلة العائمة.

ويركّز الفصل الرابع من خلال الأمثلة المحلولة والتمارين المتنوعة على البرمجة بلغة التجميع Assembly، وكيفية التعامل مع الذاكرة، والمصفوفات، واستخدام الحلقات، والمكدس، بالإضافة إلى التعرف على بعض التعليمات الزائفة pseudo فما يقابلها من تعليمات حقيقية، بالإضافة إلى التعرف على أنماط التعليمات في معالج MIPS، وتمارين عن التحويل من تعليمات لغة التجميع إلى تعليمات لغة الآلة، وبالعكس.

يتناول الفصل الخامس مسائل عن ممر المعطيات Data Path بنوعيه أحادي الدور ومتعدد الأدوار، وذلك من أجل مجموعة من تعليمات المعالج MIPS التي سبق دراستها في الفصل الرابع، بالإضافة إلى مسائل حول أداء ممرات المعطيات المختلفة.

أما الفصل السادس فيتناول مفهوم توسيع الذواكر، وذلك بتجميع عدد من رقاقات الذواكر للحصول على ذاكرة أكبر، إما بعرض الكلمة أو بعدد الكلمات، أو بالاثنين معاً، وتغطي مسائل هذا الفصل طرق التوصيل اللازمة في أنواع التوسيع المذكورة آنفاً.

وفي نهاية الفصول أضفت ملحقاً هو عبارة عن دليل للتعامل مع أحد برامج محاكاة المعالج MIPS وهو برنامج MARS، وقد اخترت هذا البرنامج لما يتميز به من سهولة التعامل معه، وواجهته الرسومية التي تعرض محتوى الذاكرة والسجلات عند تنفيذ البرامج المكتوبة بلغة التجميع MIPS، ولسهولة كشف الأخطاء عند وجودها، ويحوي الملحق أيضاً مجموعة من الأمثلة المحلولة وهي عبارة عن برامج جاهزة للتنفيذ، ليتدرب الطالب من خلالها على البرمجة بلغة التجميع، وكيفية التعامل مع برنامج المحاكاة، وكيفية الاستفادة من مزاياه، وقمت في نهاية كل مثال محلول بعرض صورة لنتيجة تنفيذ البرنامج التي يفترض الحصول عليها، مع التركيز فيها على القيم التي تهم الطالب في كل مثال ليتأكد بذلك من صحة عمله.

وفي الختام أرجو أن يحقق هذا الكتاب الفائدة المنشودة منه، والله ولي التوفيق.

masci



## الفصل الأول

## أداء المعالجات CPU Performance

## مقدمة:

لابد للمقارنة بين أداء عدة معالجات من توفر مقاييس يمكن الاعتماد عليها للوصول إلى المفاضلة بين أداء تلك المعالجات، وقد اشتهر في هذا المجال مجموعة من المعايير والمؤشرات التي تؤثر بشكل أو بآخر على أداء المعالجات، وفي هذا الفصل سنتعرف على أهم هذه المؤشرات ومدى تأثيرها على تقييم أداء المعالجات.

تردد المعالج (Frequency): تقاس سرعة الساعة Clock في الحاسوب بعدد الذبذبات التي تصدرها في الثانية وهو ما يسمى الهرتز Hertz، فهو إذاً عدد دورات الساعة التي يعمل عليها المعالج في الثانية، ويساوي مقلوب دور الساعة (f=1/T) ووحدة القياس له هي هرتز Hz.

## عدد الدورات الوسطى في التعليمة (CPI (cycle per instruction):

عدد دورات الساعة التي يحتاجها المعالج لتنفيذ التعليمة الواحدة، ويؤخذ عادة الوسطي منه في حال عدم تساوي عدد الدورات اللازمة لتنفيذ كل نوع من أنواع التعليمات، فمثلاً تعليمات الضرب لها عادة CPl أعلى من تعليمات الجمع، وتعليمات التخزين والتحميل من الذاكرة لها CPl أعلى من تعليمات الجمع بين محتوى السجلات، وكذلك الأمر بالنسبة لتعليمات الفاصلة العائمة وتعليمات الأعداد الصحيحة. فمن أجل برنامج معين إذا كان تنفيذ التعليمة من كل نوع يلزمه عدداً معيناً من دورات الساعة مختلفاً عن عدد دورات الساعة في باقي التعليمات، فإن عدد الدورات الوسطي التعليمة الالبرنامج المعطى ينتج عن مجموع جداءات عدد الدورات اللازم لتنفيذ التعليمة من كل نوع من أنواع التعليمات، أو عدد دورات تعليمات البرنامج، أو عدد دورات تنفيذ كامل البرنامج المنقذ CPl مقسوماً على عدد تعليمات البرنامج المنقذ

N (أو يرمز لعدد التعليمات أحياناً IC)، أي أن:

$$CPI = \sum (CPIi \times Fi) = \frac{CC}{N}$$

زمن التنفيذ أو زمن المعالج CPUtime: وهو الزمن اللازم للمعالج فقط لإتمام المهمة دون النظر إلى زمن الدخل والخرج والزمن المتعلق بنظام التشعيل وغيره. والتناسب عكسي بين الأداء وزمن التنفيذ، ويعتبر زمن التنفيذ أدق المعايير لقياس الأداء.

## Performance= 1/CPUtime

ويحسب زمن التنفيذ بجداء عدد دورات الساعة للبرنامج كاملاً CC في زمن دورة الساعة T. أو بتقسيم هذا العدد على تردد الساعة f.

وبما أن عدد دورات الساعة للبرنامج =عدد التعليمات \*عدد الدورات الوسطي للتعليمة: CC=N\*CPl وبالتالي فإن:

زمن التنفيذ = عدد التعليمات \* عدد الدورات الوسطي للتعليمة \* دور الساعة CPUtime = N \* CPI \* T = N \* CPI / f = CC / f ومن العلاقة السابقة يمكن حساب القيمة CPI = CPUtime \* f / N

معيار Million Instruction per second): وهو عدد ملايين التعليمات التي يمكن تنفيذها في الثانية.

MIPS = 
$$\frac{N}{CPUtime} \times 10^{-6} = \frac{f}{CPI} \times 10^{-6}$$

معيار Million Instruction Per Second) عدد ملايين العمليات التي يستطيع المعالج القيام بها في الثانية.

معيار Million Floating Point Operation Per ) MFLOPS معيار Second): عدد ملايين عمليات الفاصلة العائمة التي يستطيع المعالج القيام بها

في الثانية.

قانون أمدال مدى الربح في الأداء فوضح قانون أمدال مدى الربح في الأداء أو مقدار التسريع Speedup الذي يتوقع من حاسوب معين عند تحسين أحد معاملات أدائه. وبشكل عام، فإن الربح في الأداء أو التسريع يساوي مدة التنفيذ الكامل للمهمة قبل التحسين مقسوماً على مدة تنفيذ نفس المهمة بعد إجراء التحسين.

فإذا كانت النسبة المئوية من زمن التنفيذ التي تتأثر بتطبيق التحسين هي F (Enhancement)، وكان مقدار التحسين هو (Enhancement)، وكان مقدار التحسين هو (1-F)، فإن:

$$Speedup = \frac{Performance(new)}{Performance(old)} = \frac{CPUtime(old)}{CPUtime(new)}$$



CPUtimenew=(1/E)\*F\*CPUtime(old)+(1-F)\*CPUtime(old)CPUtimenew =((F/E) + (1-F))\*CPUtimeoldSpeedup= $\frac{1}{\frac{F}{E}+(1-F)}$ 

أي يمكن حساب مقدار التسريع الناتج عن تحسين معين إما عن طريق تحديد النسبة بين زمني التنفيذ قبل وبعد التحسين، أو باستخدام قانون أمدال بعد معرفة قيمة كل من النسبة التي أجري عليها التحسين F، ومقدار التحسين E.

## أمثلة محلولة:

المثال (1-1): بفرض أن أحد البرامج يستغرق تنفيذه على المعالج P1 ذي التردد 2GHz مدة 4 ثوان، وعند تنفيذه باستخدام المعالج P2 لوحظ أنه يحتاج عدد دورات ساعة أكثر بمرتين من حالة المعالج P1 ويستغرق تنفيذه مدة 5 ثوان فقط. المطلوب حساب تردد المعالج P2 الذي يحقق المواصفات المذكورة.

## الحل:

CPU time(P1) = 
$$\frac{\text{CC(P1)}}{f(\text{P1})}$$
  
4s =  $\frac{\text{CC(P1)}}{2 \times 10^9 \text{ cycles/s}}$   $\Rightarrow$  CC(P1) = 8 x 10<sup>9</sup> cycles  
CPU time(P2) = 5 =  $\frac{2 \times \text{CC(P1)}}{f(\text{P2})}$   $\Rightarrow$  f(P2) = 3.2 GHz

ماذا تلاحظ عند المقارنة بين سرعة تنفيذ البرنامج على كل من المعالجين وتردد المعالجين؟ وهل يمكن الاعتماد على تردد المعالجات كمؤشر وحيد عند المقارنة بين أداء المعالجات، أم لا بد من مراعاة باقى المعايير المؤثرة على زمن تنفيذ البرامج؟.

المثال (1−2): بفرض لدينا ثلاثة معالجات P1, P2, P3 تقوم بتنفيذ نفس البرنامج، ولها الترددات وعدد الدورات الوسطى بالتعليمات موضحة في الجدول التالي:

| المعالج Pi | fi التردد | عدد الدورات بالتعليمة CPII |
|------------|-----------|----------------------------|
| P1         | 2 GHz     | 1.5                        |
| P2         | 1.5 GHz   | 1.0                        |
| P3         | 3 GHz     | 2.5                        |

أ- أي المعالجات له الأداء الأفضل في تنفيذ هذا البرنامج؟

ب- بفرض أن المعالج P1 ينفذ برنامجاً معيناً في 10 ثانية، احسب عدد دورات الساعة وعدد التعليمات في هذه الحالة.

### الحل:

أ- لنفرض أن البرنامج مؤلف من N تعليمة، فإن:

CPU time(P1) =  $1.5 \text{ N} / (2 \times 10^9) = 0.75 \text{ N} \times 10^{-9}$ 

CPU time(P2) = N /  $(1.5 \times 10^9)$  =  $0.66 \times 10^{-9}$ 

CPU time(P3) =  $2.5 \text{ N/} (3 \times 10^9) = 0.83 \text{ N} \times 10^{-9}$ 

بما أن المعالج P2 له زمن التنفيذ الأقل فهو ذو الأداء الأفضل.

ب- حسب المعطيات في المعالج P1 فإن:

 $10 = 1.5 \times N_1 / (2 \times 10^9) \Rightarrow$ 

 $N_1$  (number of instructions) = 1.33 x  $10^{10}$  instr.

CC1 =  $1.5 \times N_1 = 1.5 \times 1.33 \times 10^{10} = 2 \times 10^{10}$  cycle

فإذا علمت أن تسلسل التعليمات الأول مؤلف من 5 تعليمات: تعليمتين من النمط A وتعليمة من النمط B وتعليمات الثاني مؤلف من 6 تعليمات: 4 تعليمات من النمط A وتعليمة واحدة من النمط B وواحدة من النمط C.

المطلوب: أ- أيهما أسرع في التنفيذ؟

ب- احسب CPI في الحالتين.

## الحل:

أ– لحساب زمن التنفيذ نحسب عدد أدوار الساعة في البرنامج:  $CC1 = \Sigma(CPli \times Ni) = (2x1) + (1x2) + (2x3) = 10$  cycles  $CC2 = \Sigma(CPli \times Ni) = (4x1) + (1x2) + (1x3) = 9$  cycles

وبما أن زمن دورة الساعة نفسه في الحالتين وبالتالي فزمن التنفيذ في الحالة الأولى أكبر من زمن التنفيذ في الحالة الثانية، فتكون سرعة التنفيذ في الحالة الثانية أعلى من الحالة الأولى.

ب- حساب عدد دورات الساعة الوسطي في التعليمة بالنسبة للبرنامج في الحالتين المذكورتين:

CPI1 = 
$$10/5 = 2$$
  
CPI2 =  $9/6 = 1.5$ 

نلاحظ أن CPI في الحالة الثانية أقل من الحالة الأولى، ولكن لا تكفي مقارنة CPI لإعطاء مؤشر على الأداء الأفضل، بل لا بد من مراعاة قيم المعاملات الثلاثة: تردد الساعة وعدد التعليمات بالإضافة إلى وسطي عدد الدورات في التعليمة CPI من أجل تحديد الأداء الأفضل.

compilerB ، compilerA المثال (4-1): تم تجربة كل من المترجمين prog فوجد أن زمن التنفيذ وعدد التعليمات في كل من الحالتين كما يلى:

compilerA:  $N=1 \times 10^9$  inst., CPU time= 1 s compilerB:  $N=1.2 \times 10^9$  inst., CPU time= 1.4 s .T= 1 ns inst. Label in its content of the compiler of the

CPU time= CPI x N x T 
$$\Rightarrow$$
 CPI = CPU time / (NxT)  
CPI<sub>A</sub> = 1 / (10<sup>-9</sup> x 10<sup>9</sup>) = 1  
CPI<sub>B</sub> = 1.4 / (10<sup>-9</sup> x 1.2 x 10<sup>9</sup>) = 1.167

المثال (1-5): ليكن لدينا معالج يعمل بتردد 500MHZ، وفيه: كل تعليمة حسابية أو منطقية ALU\_Instruction يلزمها 3 دورات ساعة، وكل تعليمة تفرع أو قفز branch/jump يلزمها دورتي ساعة، بينما تعليمة التخزين في الذاكرة ws يلزمها 4 دورات ساعة، وتعليمة التحميل من الذاكرة ws يلزمها 5 دورات ساعة. وبفرض أن برنامجاً ما ينفذ مجموع التعليمات التالية:

x=200 million ALU instructions,

y=55 million branch/jump instructions,

z=25 million sw instructions,

w=20 million lw instructions.

المطلوب: حساب زمن التنفيذ CPUtime .

الحل:

الطريقة الأولى: حساب عدد دورات الساعة لكامل البرنامج:

CC = 
$$(x\times3 + y\times2 + z\times4 + w\times5) = 910 \times 10^6$$
 clock cycles  
CPUtime = CC /f =  $910 \times 10^6$  /  $(500 \times 10^6) = 1.82$  sec

الطريقة الثانية: حساب عدد الدورات الوسطي في التعليمة CPl للبرنامج المعطى:

CPI = CC / N

CPI = 
$$(x \times 3 + y \times 2 + z \times 4 + w \times 5)/(x + y + z + w) = 3.03$$

CPU time = N × CPI / f  
= 
$$(x+y+z+w) \times 3.03 / (500 \times 10^6)$$
  
=  $300 \times 10^6 \times 3.03 / (500 \times 10^6) = 1.82 \text{ sec}$ 

المثال (1-6): يبين الجدول التالي النسبة المئوية لكل نمط من أنماط التعليمات المنفذة في أحد البرامج، وعدد دورات الساعة في كل منها:

| نسبة التكرار | عدد أدوار الساعة بالتعليمة | نوع التعليمة |
|--------------|----------------------------|--------------|
| 15%          | 2                          | Branch       |
| 5%           | 4                          | Store        |
| 30%          | 5                          | Load         |
| 50%          | 4                          | ALU          |

المطلوب: حساب عدد دورات الساعة الوسطى في البرنامج.

الحل:

$$CPI = 0.5*4 + 0.3*5 + 0.05*4 + 0.15*2$$

CPI = 4 cycles/instruction

المثال (1-7): يراد اختبار مترجمين مختلفين على معالج يعمل بتردد 4 GHz ، وبفرض وجود ثلاثة أنماط مختلفة للتعليمات A,B,C تتطلب على التوالي 1,2,3 دورة ساعة. تم استخدام كل من المترجمين من أجل برنامج معين، فحصلنا على مزيج التعليمات التالية:

| النمط C | النمط B | النمط A | عدد التعليمات مقدرة بالمليار |
|---------|---------|---------|------------------------------|
|---------|---------|---------|------------------------------|

| 1 | 1 | 5  | باستخدام المترجم الأول  |
|---|---|----|-------------------------|
| 1 | 1 | 10 | باستخدام المترجم الثاني |

المطلوب: أ- أي التسلسلين sequence أسرع حسب زمن التنفيذ؟ ب- أي التسلسلين الناتجين له قيمة MIPS أعلى؟ ماذا تستنتج؟

الحل: أ- حساب زمن التتفيذ:

CPUtime = CC / f

 $CC1 = ((5x1) + (1x2) + (1x3))x10^9 = 10x10^9$  cycle

 $CC2 = ((10x1) + (1x2) + (1x3))x10^9 = 15x10^9$  cycle

CPUtime1 = 2.5 seconds

CPUtime2 = 3.75 seconds

ب- حساب MIPS : حسب القانون فإن:

MIPS =  $N/CPUtime \times 10^6$ 

MIPS1 = 2800

MIPS2 = 3200

بالمقارنة نجد أن: CPUtime2 > CPUtime1, MIPS2> MIPS1 أي أن المعيار MIPS أحياناً قد يتناسب عكساً مع الأداء.

المثال (1-8): نريد المقارنة بين أداء جهازين مختلفين M1, M2، فتم إجراء القياسات التالية على كل منهما:

| الزمن على M2 | الزمن على M1 | البرنامج |
|--------------|--------------|----------|
| 5 ثوان       | 10 ثوان      | الأول    |
| 4 ثوان       | 3 ثوان       | الثاني   |

وإذا علمت أن عدد تعليمات البرنامج الأول المنفذة على M1 يساوي 200 مليون تعليمة، وعلى M2 يساوي 160 مليون تعليمة، المطلوب:

أ- أي الجهازين أسرع بالنسبة لكل من البرنامجين مع تحديد النسبة؟ ب-احسب قيمة MIPS للبرنامج الأول عند تنفيذه على كل من MI, M2. ج- إذا علمت أن تردد الساعة في M1 هو 2GHz وفي M2 هو CPI احسب CPI لكل من M1, M2 من أجل البرنامج الأول.

د- بفرض أن CPl للبرنامج الثاني على كل من M1, M2 هو نفسه للبرنامج الثاني الأول عند تنفيذه على كل من M1, M2، احسب عدد التعليمات N للبرنامج الثاني المنفّذ على كل من M1, M2 اعتماداً على القيم المعطاة في الطلبات السابقة.

## الحل:

أ- من أجل البرنامج الأول فإن M2 أسرع بنسبة 2-10/5 مرة من M1. M2 ومن أجل البرنامج الثاني فإن M1 أسرع بنسبة 4/3=1.33 مرة من M2. ب- حساب قيمة MIPS للحالتين:

$$\begin{aligned} \text{MIPS1} &= \text{N1/(CPUtime1*10^6)} = (200*10^6) \ / (10*10^6) = 20 \\ \text{MIPS2} &= \text{N2/(CPUtime2*10^6)} = (160*10^6) \ / (5*10^6) = 32 \\ \\ &= -\text{CPI} \end{aligned}$$

$$\begin{aligned} \text{MIPS} &= (\text{f/CPI})*10^{-6} \end{aligned} \text{ Ubition of the property of th$$

CPI=  $(f/MIPS)*10^{-6}$ 

CPI1= 
$$(2*10^9/20)*10^{-6} = 100$$
  
CPI2=  $(3*10^9/32)*10^{-6} = 94$ 

د- نحسب عدد التعليمات من قانون زمن تنفيذ البرنامج الثاني على كل من M1,M2 كما يلى:

CPUtime= N \* CPI / f N1= CPUtime1\*f1/CPI1 =  $3*2*10^9/10 = 600*10^6$  inst. N2= CPUtime2\*f2/CPI2 =  $4*3*10^9/9.4 = 1277*10^6$  inst.

المثال (1-9): بفرض وجود جهازين متشابهين لكن لهما بنية مجموعة تعليمات ISA مختلفة، أحدهما يدعم تعليمات الأعداد الحقيقية MFP، والآخر لا يدعم تعليمات الأعداد الحقيقية MNFP، وكل من الجهازين يعمل على التردد 1000MHz، الجهاز ذو العتاد الداعم للعمليات على الأعداد الحقيقية مباشرة MFP له المواصفات التالية:

كل تعليمة ضر<mark>ب للأعدا</mark>د الحقيقية <mark>بلزمه</mark>ا 6 دورا<mark>ت ساعة.</mark>

كل تعليمة جمع للأعداد الحقي<mark>قية يلزمها 4 دورات ساعة.</mark>

كل تعليمة قسمة للأعداد الحقيقية يلزمها 20 دورة ساعة.

أي تعليمة أخرى بما فيها التعليمات على الأعداد الصحيحة يلزمها 2 دورة.

أما الجهاز الآخر MNFP فلا يملك عتاداً خاصاً للفاصلة العائمة، وبالتالي لا يدعم تعليمات الأعداد الحقيقية السابقة بشكل مباشر، وإنما من أجل كل تعليمة على الأعداد الحقيقية يقوم المترجم بإضافة تسلسل من تعليمات الأعداد الصحيحة يكافئ عمل تعليمة الأعداد الحقيقية:

كل تعليمة ضرب للأعداد الحقيقية يلزمها 30 تعليمة أعداد صحيحة. كل تعليمة جمع للأعداد الحقيقية يلزمها 20 تعليمة أعداد صحيحة. كل تعليمة قسمة للأعداد الحقيقية يلزمها 50 تعليمة أعداد صحيحة.

وكل تعليمة أعداد صحيحة في MNFP يلزمها 2 دورة ساعة.

وبفرض أن البرنامج P فيه مزيج التعليمات التالية: 10% ضرب للأعداد الحقيقية، 10% جمع للأعداد الحقيقية، 5% قسمة للأعداد الحقيقية، 70% باقي التعليمات.

## المطلوب:

أ- احسب قيمة MIPS في كل من الجهازين.

ب- بفرض أن البرنامج P على الجهاز MFP مؤلف من 300,000,000 تعليمة، احسب زمن تنفيذ البرنامج على كل من الجهازين.

ج- احسب قيمة MFLOPS لكل من الجهازين.

### الحل:

أ- لحساب MIPS نقوم بحساب CPI أولاً:

 $CPI_{MFP} = 0.1 \times 6 + 0.15 \times 4 + 0.05 \times 20 + 0.7 \times 2 = 3.6$ 

 $CPI_{MNFP} = 2$ 

 $MIPS_{MFP} = f/CPI * 10^6 = 270.3$ 

 $MIPS_{MNFP} = 500$ 

بالمقارنة نجد أن : MIPS<sub>MNFP</sub> > MIPS<sub>MFP</sub>.

ب-نوجد عدد التعليمات في الجهاز MNFP حسب نسب التعليمات المعطاة في الجهاز MFP كما هو موضح في الجدول التالي:

| عدد التعليمات (MNFP)   | عدد التعليمات (MFP)   |                         |
|------------------------|-----------------------|-------------------------|
| <sup>6</sup> 10 * 900  | <sup>6</sup> 10 * 30  | تعليمات الضرب الحقيقية  |
| <sup>6</sup> 10 * 900  | <sup>6</sup> 10 * 45  | تعليمات الجمع الحقيقية  |
| <sup>6</sup> 10 * 750  | <sup>6</sup> 10 * 15  | تعليمات القسمة الحقيقية |
| <sup>6</sup> 10 * 210  | <sup>6</sup> 10 * 210 | باقي التعليمات          |
| <sup>6</sup> 10 * 2760 | <sup>6</sup> 10 * 300 | المجموع                 |

وبتطبيق قانون حساب زمن التنفيذ نجد:

CPUtime (MFP) = 
$$300 \times 10^6 \times 3.6 / 1000 \times 10^6 = 1.08 \text{ s}$$
  
CPUtime (MNFP) =  $2760 \times 10^6 \times 2 / 1000 \times 10^6 = 5.52 \text{ s}$   
: MFLOP  $= 2760 \times 10^6 \times 2 / 1000 \times 10^6 = 5.52 \text{ s}$ 

Nfp\_operations=
$$(30 + 45 + 15)*10^6 = 90*10^6$$
 FPoperation MFLOPS = Nfp\_operations/CPUtime \*  $10^6$  MFLOPS<sub>MFP</sub> =  $90\times10^6$  /  $1.08\times10^6$  =  $83.3$  MFLOPS<sub>MNFP</sub> =  $90\times10^6$  /  $5.52\times10^6$  =  $16.3$ 

المثال (1−1): يراد إجراء تحسين على مخدم انترنت بحيث أن المعالج الجديد أسرع 10 مرات من المعالج القديم، فإذا علمت أن المعالج الأصلي يقضي 40% من وقته في المعالجة، و 60% من الوقت في انتظار الدخل/الخرج. المطلوب حساب التسريع speedup الناتج عن هذا التحسين.

## الحل:

النسبة التي يتم التحسين عليها من المعالج هي %40، ومقدار التحسين 10

مرات، فيكون التسريع الحاصل بتطبيق قانون أمدال Amdahl's Law:

Speedup= 
$$\frac{1}{\frac{F}{E} + (1-F)}$$
  
Speedup =  $1 / [0.4/10 + (1 - 0.4)] = 1.56$ 

المثال (1-11): بفرض أن برنامجاً معيناً يلزمه 100 ثانية للتنفيذ على أحد الأجهزة، منها 80 ثانية لتنفيذ عمليات الضرب، المطلوب:

أ- ما هي نسبة التحسين على عمليات الضرب اللازمة لجعل البرنامج أسرع أربعة أضعاف؟

ب- ما هي نسبة التحسين على عمليات الضرب اللازمة لجعل البرنامج أسرع خمسة أضعاف؟

## الحل:

أ- التسريع المطلوب speedup يساوي 4، فيمكن استتتاج مقدار التحسين E من العلاقة:

Speedup = 
$$\frac{1}{\frac{F}{E} + (1-F)}$$
  
Speedup =  $4 = \frac{1}{\frac{0.8}{E} + (1-0.8)}$   
 $4 = E/[0.80 + (0.2)*E]$   
 $3.2 + 0.8*E = E$   
 $0.2*E = 3.2 \implies E=16$ 

أي أنه يجب تسريع إجراء الضرب بنسبة 16 مرة للحصول على تسريع في الأداء مقداره 4.

ب- التسريع المطلوب speedup هو 5، وبتطبيق قانون أمدال:

Speedup = 
$$\frac{1}{\frac{F}{E} + (1-F)}$$
  
 $5 = 1/(0.8/E + 0.2)$   
 $1 = 5 * 0.8 / E + 5 * 0.2$   
 $1 = 4/E + 1 \Rightarrow 0 = 4/E \Rightarrow E = 4/0 = \infty$   
 $1 = 4/E + 1 \Rightarrow 0 = 4/E \Rightarrow 0 =$ 

المثال (1−12): بفرض أنه من أجل برنامج قياس أداء benchmark معين تم اقتراح ثلاثة تحسينات ممكنة كما يلي:

المطلوب تحديد التحسين الذي يؤدي إلى أداء أفضل من بين التحسينات الثلاثة المقترحة.

## الحل:

نحسب قيمة التسريع في كل من الحالات الثلاثة:

Speedup<sub>E1</sub> = 
$$\frac{1}{\frac{F_1}{E_1} + (1-F_1)}$$
 =  $\frac{1}{\frac{0.15}{30} + (1-0.15)}$  =  $\frac{1}{0.005 + 0.85}$ 

Speedup<sub>E1</sub> = 1.169

Speedup<sub>E2</sub> = 
$$\frac{1}{\frac{F2}{E2} + (1-F2)}$$
 = 1.166

Speedup<sub>E3</sub> = 
$$\frac{1}{\frac{F_3}{E_3} + (1-F_3)}$$
 = 2.703

بما أن التسريع الناتج عن التحسين الثالث  $Speedup_{E3}$  هو الأعلى لذا يتم اختياره من أجل أداء أفضل.

المثال (1−13): بفرض لدينا برنامج مؤلف من 820,000,000 تعليمة، والتعليمات مقسمة إلى أربعة أنماط مختلفة بالشكل الموضح في الجدول التالي:

| عدد التعليمات | CPIi (كما في معالج MIPS) | نمط التعليمة |
|---------------|--------------------------|--------------|
| 150,000,000   | 3                        | Branch       |
| 185,000,000   | 4                        | Store        |
| 260,000,000   | 5                        | Load         |
| 225,000,000   | 4                        | ALU / R-type |

أ- إذا كان زمن تنفيذ هذا البرنامج يساوي \$ 1.57، احسب زمن دور الساعة الذي ينفذ عليه.

ب- بفرض أن 25% من مجموع تعليمات التحميل Load في البرنامج السابق يتبعها مباشرة تعليمات حسابية تستخدم المعطيات التي تم تحميلها للتو من الذاكرة، ولتسريع تنفيذ البرنامج تم اقتراح إضافة نمط جديد من التعليمات بحيث يصبح خرج ذاكرة المعطيات كأحد مداخل ALU، وبحيث أن هذه التعليمة الجديدة تحل مكان التعليمتين السابقتين المتتاليتين، ويلزم لهذه التعليمة 7 دورات ساعة.

المطلوب حساب التسريع الناتج عن هذا المقترح، بفرض أن تردد المعالج لم يتغير، وأن الإجابة على هذا الطلب مستقلة عن إجابة الطلب السابق (أ).

## الحل:

أ- حسب قانون زمن التنفيذ فإن:

CPUtime = CC x T

Mascu

 $\Rightarrow$  1.57s = [(3x150,000,000) + (4x185,000,000) + (5x

$$260,000,000$$
) + (4x 225,000,000)] xT  
 $\Rightarrow 1.75$ s = (450+ 740 + 1300 + 900) x10<sup>6</sup> xT = 3,390 x 10<sup>6</sup> xT  
 $\Rightarrow$  T = 4.63 x 10<sup>-10</sup> s

وبالتالي فإن تردد هذا المعالج f=2.16 GHz.

ب- نقوم أولاً بحساب عدد تعليمات كافة الأنماط بعد أن تمت إضافة النمط الجديد:

- عدد تعليمات التفرع Branch والتخزين Store لم يتغير.
- عدد تعليمات التحميل Load: Load: 195,000,000×0.75=195,000,000
  - عدد تعليمات النمط الجديد Load-ALU:

 $260,000,000 \times 0.25 = 65,000,000$ 

-عدد تعليمات ALU:

225,000,000 - 65,000,000 = 160,000,000

-عدد التعليمات الكلي = 755,000,000 تعليمة.

وبالتالي يصبح زمن التنفيذ كالتالي:

 $CPUtime = CC \times T$ 

 $= (3 \times 150,000,000 + 4 \times 185,000,000 + 5 \times 10^{-2})$ 

 $195,000,000 + 4 \times 160,000,000 + 7 \times 65,000,000) \times T$ 

= 3,260,000,000 T

وبالمقارنة مع زمن التنفيذ الناتج في الطلب (أ) وهو 3,390,000,000T نجد:

Speedup= $\frac{\text{CPUtime(old)}}{\text{CPUtime(new)}} = \frac{3,390,000,000 \text{ T}}{3,260,000,000 \text{ T}} = 1.04$ 

أي أن التسريع الحاصل حوالي %4.

تمارين غير محلولة التمرين (1-1): بفرض أن لدينا برنامجاً معيناً مؤلفاً من التعليمات التالية:

| تفرع | تحميل | تخزين | حسابية | نمط التعليمة          |
|------|-------|-------|--------|-----------------------|
| 50   | 100   | 50    | 500    | عدد التعليمات         |
| 2    | 5     | 5     | 1      | عدد الدورات بالتعليمة |

فما هو زمن تنفيذ هذا البرنامج على معالج ذي تردد GHz ؟؟

التمرين (1-2): بفرض لدينا تطبيق مكتوب بلغة البرمجة جافا، زمن تنفيذه على معالج لحاسوب محمول يساوي \$ 15، وعند استخدام مترجم جافا جديد وُجد أنه يحتاج إلى 0.6 من عدد التعليمات اللازمة في المترجم القديم، ولكن قيمة CPI تزيد بنسبة 1.1.

المطلوب حساب زمن تتفيذ التطبيق باستخدام المترجم الجديد.

التمرين (1-3): الجدول التالي يظهر القياسات التي أجريت من أجل برنامج معين على حاسوبين A, B:

| Computer B | Computer A | 1/2/          |
|------------|------------|---------------|
| 8 billion  | 10 billion | عدد التعليمات |
| 4 GHz      | 4 GHz      | تردد الساعة   |
| 1.0        | OT LITE    | CPI           |

أي الحاسوبين له MIPS أعلى?ب- أيهما هو الأسرع؟

ملاحظة: billion =1000 millions = 1,000,000,000

التمرين (1-4): بفرض لدينا الجهازين M1 يعمل على التردد 1000MHz و M2 يعمل على التردد 1500MHz، ولدينا 4 أنماط مختلفة للتعليمات A,B,C,D لكل منها عدد دورات بالتعليمة كما هو موضح في الجدول التالي:

| CPI (M2) | CPI (M1) | النمط |
|----------|----------|-------|
| 2        | 1        | Α     |
| 2        | 2        | В     |
| 4        | 3        | С     |
| 4        | 4        | D     |

أ- إذا علمت أن عدد التعليمات المنفذة في أحد البرامج مقسم بالتساوي بين أنماط التعليمات السابقة، أي الجهازين أسرع في تتفيذ البرنامج وما هي النسبة بين الزمنين؟

ب- احسب تردد الجهاز M1 حتى يكون له نفس أداء الجهاز M2 ذي التردد .1500MHz

التمرين (1-5): بفرض أنه يتم تنفيذ برنامج معين على جهاز، وفيه: العدد الكلى للتعليمات 10,000,000 تعليمة، CPI الوسطى= f= 2 GHz. 2.5.

المطلوب: أ- حساب زمن تتفيذ البرنامج.

ب- بتنفيذ نفس البرنامج مع استخدام مترجم آخر نتج عنه عدد تعليمات يساوي 9,500,000 تعليمة، CPI=3، على معالج يعمل بتردد GHZ. ما هي نسبة

التسريع الناتجة عن هذه التغييرات.

التمرین (1-6): بفرض أن الجدول التالي يبين نسب التعليمات في برنامج معين، وقيم (1-6) لكل نوع من أنواع التعليمات:

| CPI | نسبة تكرار التعليمة | نمط التعليمة |
|-----|---------------------|--------------|
| 2   | 0.30                | load/store   |
| 1   | 0.40                | integer ALU  |
| 6   | 0.10                | FP op        |
| 2   | 0.20                | Branch       |

## المطلوب:

أ- ما هي قيمة CPI الوسطي؟

ب- بفرض أن البرنامج السابق مؤلف من 100 مليون تعليمة، وأن تردد المعالج الذي تنفذ عليه هو 2GHz، ما هو زمن التنفيذ CPUtime لهذا البرنامج؟

ج- احسب قيمة MIPS.

د- احسب قيمة MFLOPS.

التمرين (1-7): بفرض أنه يتم تنفيذ برنامج مؤلف من التعليمات التالية:

| عدد الدورات بالتعليمة | نسبة تكرار التعليمات | التعليمات              |
|-----------------------|----------------------|------------------------|
| 1 25                  | %50                  | الحسابية والمنطقية ALU |
| 5                     | %20                  | التحميل load           |

| 1 | %10 | التخزين store |
|---|-----|---------------|
| 2 | %20 | التفرع branch |

المطلوب: أي من التعديلين التاليين سيؤدي لتحسين الأداء بشكل أفضل:

أ- اعتماد تقنية التنبؤ بالتفرع بحيث يقلل عدد الدورات في تعليمة التفرع إلى 1 دورة فقط.

ب- استخدام خابية معطيات Data Cache أفضل لتقليل عدد دورات تعليمة التحميل من الذاكرة إلى 3 دورات فقط.

التمرين (1-8): يبين الجدول التالي النسب المئوية لتكرر أنماط التعليمات المختلفة في أحد البرامج، وعدد الدورات اللازمة لكل تعليمة منها:

| ن <mark>سبة تكرار التع</mark> ليمات (Fi) | CPI(i) | نمط التعليمات |
|------------------------------------------|--------|---------------|
| 50%                                      | 1      | ALU           |
| 20%                                      | 5      | Load          |
| 10%                                      | 3      | Store         |
| 20%                                      | 2      | Branch        |

## المطلوب:

أ- حساب CPI الوسطى.

amasi ب- بفرض تم إجراء تحسين على تصميم المعالج بحيث تم خفض CPI لتعليمات التحميل load من 5 إلى 2. ما هي نسبة التسريع الناتجة عن هذا التحسين.



# الفصل الثاني تمثيل الأعداد في الحاسوب

## مقدمة:

تتطلب المكونات الحاسوبية وجود نظام عددي يتلاءم مع طبيعة تغذية الحاسوب بالطاقة الكهربائية وهذا ما يتحقق من خلال النظام الثنائي Binary system، وأساسه هو العدد 2، والجدول التالي يظهر القيم العشرية Decimal المقابلة لقوى العدد 2 لاستخدامها عند التحويل من النظام الثنائي إلى النظام العشري:

| ••• | 2 <sup>5</sup> | 24 | 2 <sup>3</sup> | 2 <sup>2</sup> | 2 <sup>1</sup> | 20 | 2-1 | 2-2 | 2- <sup>3</sup> | 2-4  | $2^{-5}$ | ••• |
|-----|----------------|----|----------------|----------------|----------------|----|-----|-----|-----------------|------|----------|-----|
|     | 32             | 16 | 8              | 4              | 2              | 1  | 1/2 | 1/4 | 1/8             | 1/16 | 1/32     |     |

أما تحويل العدد من النظام العشري إلى الثنائي فيتم بالتقسيم المتكرر للعدد العشري على 2 مع الاحتفاظ بالباقي والذي يشكل بترتيبه قيمة العدد ثنائياً، إلى أن نحصل على ناتج القسمة مساوياً للصفر.

وفي حال وجود قسم كسري في العدد فيتم تحويل الأعداد الكسرية العشرية إلى ثنائية عن طريق الضرب المتكرر للعدد العشري بالأساس 2، وبعد كل عملية ضرب يتم الاحتفاظ بالقيمة الصحيحة الناتجة عن عملية الضرب والتي تساوي الصفر أو الواحد، وتكرر عملية الضرب للباقي بالقيمة 2 إلى أن تصبح قيمة الكسر مساوية الصفر، أو حتى نحصل على الدقة المطلوبة. وعند ذلك ترتب القيم الصحيحة المحتفظ بها بحيث أن أول رقم صحيح ناتج يتوضع على يمين الفاصلة مباشرة.

ولتسهيل التعامل مع الأرقام الثنائية وجد النظام الثماني octal حيث يمثل كل ثلاثة أرقام ثنائية برمز واحد من النظام الثماني، والنظام السداسي

عشر hexadecimal الذي يمثل فيه كل أربعة أرقام ثنائية برمز واحد من النظام السداسي عشر الذي يبدأ من العدد 0 إلى العدد  $\mathbf{F}$ .

تمثيل العدد السالب ثنائياً: في العمليات الرياضية العادية يسمى العدد سالباً إذا سبقته إشارة الناقص(-)، ويسمى موجباً إذا سبقته إشارة الزائد (+)، أما في الحاسوب فتستعمل ثلاث طرق لتمثيل الأعداد السالبة وهي:

طريقة التمثيل بالمطال والإشارة Sign-Magnitude Representation: حيث تحجز الخانة الأكثر أهمية (الخانة العليا من اليسار) للدلالة على إشارة العدد، واصطلح على استعمال الرقم 0 في العدد الموجب، و 1 في العدد السالب، أما الخانات المتبقية فتمثل مطال العدد أي قيمته المطلقة.

طريقة الإتمام إلى واحد/ المتمم الأحادي One's Complement: وفيه يتم إيجاد متمم العدد وذلك بقلب الأصفار واحدات والعكس.

طريقة الإتمام إلى اثنين/ المتمم الثنائي Two's Complement: وفيه يتم إيجاد متمم العدد 1.

الأعداد ذات الفاصلة العائمة Floating Point Numbers: ويعبر عنها كعدد (جزء عشري) مضروب بثابت (الأساس) مرفوع إلى قوة ما (أسّ). ويستخدم هذا الترميز لتمثيل الأعداد الحقيقية الكبيرة والصغيرة جداً.

ويمكن تمثيل أعداد الفاصلة العائمة بثلاثة حقول: بت الإشارة (Sign (s)، وحقل الأس (p). Exponent (e)، وحقل الجزء العشري (Fraction (f). وتكتب بالشكل: ( $\pm 1.f * 2^{\text{exponent}}$ ). ونلاحظ عدم الحاجة لتخزين الأساس2، والعدد 1 على يسار الفاصلة.

| S | е | f |
|---|---|---|
|---|---|---|

وتستخدم معظم المعالجات المعيار IEEE754 لتمثيل أعداد الفاصلة العائمة، single precision ، أو الدقة المضاعفة

s=1 bit, e = 8 bit , f=23 bit : 12 بت: 32 بت −1 الدقة المفردة على 32 بت

2− الدقة المضاعفة على 64 بت: s=1 bit, e =11 bit , f=52 bit

حيث يتم تخزين الأس المنحاز Biased exponent بعد جمع قيمة ثابتة تسمى الانحياز Bias إلى الأس الفعلي p للحصول على الأس المنحاز الممثل ثنائياً exp ويكون مقدار الانحياز 127 في الدقة المفردة، و1023 في الدقة المضاعفة.

| بت الإشارة s | الأس المنحاز e | الجزء الكسري f |
|--------------|----------------|----------------|
| 1            | 8              | دقة مفردة: 23  |
| 1            | 11             | دقة مضاعفة: 52 |

## القيم المحجوزة reserved bitpattern حسب المعيار IEEE754:

- الصفر (0): ويمثل بالدقة المفردة بأصفار على 32 بت.
- $\pm x$  عندما تكون قيمة الأس المنحاز 255 والجزء الكسري  $\pm x$
- عدم التعيين NaN : عندما تكون قيمة الأس المنحاز e=255 والجزء الكسري  $f \neq 0$

amasci

## أمثلة محلولة:

المثال (2-1): حوّل العدد الثنائي  $_2(110101)$  إلى النظام العشري. الحل:

$$110101 = 1*2^{0} + 0*2^{1} + 1*2^{2} + 0*2^{3} + 1*2^{4} + 1*2^{5}$$
$$= 53$$

المثال (2–2): حوّل العدد الثنائي  $\frac{(0.10011)_2}{1}$  إلى النظام العشري. الحل:

$$0.10011 = 1*2^{-1} + 0*2^{-2} + 0*2^{-3} + 1*2^{-4} + 1*2^{-5}$$
$$= 1/2 + 0 + 0 + 1/16 + 1/32 = 19/32$$
$$= 0.59375$$

المثال (2-3): حوّل العدد الثنائي 2(110.101) إلى النظام العشري. الحل:

$$110.101 = 0*2^{0} + 1*2^{1} + 1*2^{2} + 1*2^{-1} + 0*2^{-2} + 1*2^{-3}$$
$$= 2 + 4 + 1/2 + 1/8$$
$$= 6.625$$

المثال (2-4): ما هو تمثيل العدد  $_{10}$ (98) في النظام الثنائي؟ الحل:

يتم الحصول على التمثيل الثنائي للعدد العشري بالتقسيم المتكرر للعدد المعطى على الأساس 2، والاحتفاظ بباقي القسمة، بحيث أن أول باقٍ ينتج عن القسمة يشكل البت الأدنى للمقابل الثنائي، وبالتالي فإن التمثيل الثنائي للعدد 98 هو:

المثال (2-5): حوّل الرقم العشري 10(0.375) إلى النظام الثنائي. الحل:

يمكن الحل ذهنياً حسب مجموع القوى السالبة الأصغر من العدد 
$$0.375$$
 أي: 
$$(0.011)_2 = 0.375)_{10} = 0.080 + 1.0.25 + 1.0.125 = (0.011)_2$$
 أو حسب الطريقة العامة:

$$0.375 * 2 = 0.75$$
  $\Rightarrow$  "0"  
 $0.75 * 2 = 1.5$   $\Rightarrow$  "1"  
 $0.5 * 2 = 1.0$   $\Rightarrow$  "1"  
 $0.5 * 2 = 1.0$   $\Rightarrow$  "1"  
 $0.375)_{10} = (0.011)_{2}$ 

المثال (2–6): حول العدد  $_2$  ( 11010101 ) إلى النظام العشري. الحل:

$$(11010101)_2 = 1 \times 2^0 + 0 \times 2^1 + 1 \times 2^2 + 0 \times 2^3 + 1 \times 2^4 + 0 \times 2^5 + 1 \times 2^6 + 1 \times 2^7$$
$$= 1 + 4 + 16 + 64 + 128$$
$$= (213)_{10}$$

المثال (2–7): حول العدد  $(11010101)_2$  إلى النظام الثماني octal، ثم إلى النظام الست عشري hex.

الحل:

$$( \underline{011} \ \underline{010} \ \underline{101} \ )_2 = (325)_8$$
  
 $( \underline{1101} \ \underline{0101} \ )_2 = (D5)_{16} = (D5)_{hex} = 0xD5$ 

المثال (2-8): حول العدد <sub>hex</sub> (69) إلى النظام الثنائي ثم الثماني. الحل:

$$(69)_{hex} = (0110 \ 1001)_2$$
  
 $(001 \ 101 \ 001)_2 = (151)_8$ 

ملحظة: يبدأ تجميع ثلاث خانات ثنائية عند التحويل من ثنائي إلى ثماني، وتجميع أربع خانات عند التحويل من ثنائي إلى الست عشري بدءاً من اليمين، مع إضافة أصفار على اليسار لإتمام المجموعة المؤلفة من 3 أو 4 خانات ثنائية.

المثال (2-9): حول العدد  $_{10}$  (247) إلى النظام الست عشري hex. الحل:

247 div 
$$16 = 15$$
 rem  $\frac{7}{2}$ 

15 div  $16 = 0$  rem  $\frac{15}{5} = \frac{1}{5}$   $\Rightarrow$   $(247)_{10} = 0 \times 10^{-5}$ 

15 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

15 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

247 div  $(247)_{10} = 0 \times 10^{-5}$ 

247 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

248 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

249 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

240 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

241 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

242 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

243 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

244 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

245 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

247 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

248 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

249 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

249 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

240 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

250 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

251 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

252 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

253 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

254 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

255 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

265 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

267 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

268 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

275 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

276 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

277 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

277 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

278 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

279 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

280 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

280 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

280 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

281 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

281 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

281 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

290 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

290 equation :  $(247)_{10} = 0 \times 10^{-5}$ 

المثال (2-10): أوجد المقابل العشري للأعداد الصحيحة الممثلة ثنائياً على bit 3 بالطرق الثلاثة لتمثيل الأعداد السالبة: المطال والإشارة، المتمم الأحادي، المتمم الثنائي.

الحل:

| تمثيل العدد ثنائياً | المطال والإشارة | المتمم الأحادي | المتمم الثنائي |
|---------------------|-----------------|----------------|----------------|
| 000                 | 0+              | 0+             | 0+             |
| 001                 | 1+              | 1+             | 1+             |
| 010                 | 2+              | 2+             | 2+             |
| 011                 | 3+              | 3+             | 3+             |
| 100                 | 0-              | 3-             | 4-             |
| 101                 | 1-              | 2-             | 3-             |
| 110                 | 2-              | 1-             | 2-             |
| 111                 | 3-              | 0-             | 1-             |

المثال (2-11): مثّل العدد (30) ثنائياً على 8 بت بطريقة:

# الحل:

$$(-30)_{10} = 1001 \ 1110$$
 = 1001 1110

$$(-30)_{10} = 1110 0001$$
 ب- المتمم الأحادي:

$$(-30)_{10} = 1110 \ 0010$$
 جـ المتمم الثنائي:

المثال (2-21): حوّل العدد التالي الممثل عشرياً (243) إلى التمثيل الثنائي على 16 بت في الحالات التالية:

- 1- بطريقة تمثيل الأعداد الصحيحة بدون إشارة.
  - 2- بطريقة المطال والإشارة.
  - 3- بطريقة المتمم الأحادي.
  - 4- بطريقة المتمم الثنائي.

### الحل:

| 16             | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5          | 4 | 3 | 2 | 1 | البت        |
|----------------|----|----|----|----|----|----|---|---|---|---|------------|---|---|---|---|-------------|
| غيـــر ممكـــن |    |    |    |    |    |    |   |   |   |   | بدون إشارة |   |   |   |   |             |
| 1              | 0  | 0  | 0  | 0  | 0  | 0  | 0 | 1 | 1 | 1 | 1          | 0 | 0 | 1 | 1 | مطال وإشارة |
| 1              | 1  | 1  | 1  | 1  | 1  | 1  | 1 | 0 | 0 | 0 | 0          | 1 | 1 | 0 | 0 | إتمام أحادي |
| 1              | 1  | 1  | 1  | 1  | 1  | 1  | 1 | 0 | 0 | 0 | 0          | 1 | 1 | 0 | 1 | إتمام ثثائي |

المثال (2-13): ما هو مجال تمثيل الأعداد الصحيحة ثنائياً على 8 بت بطريقة المطال والإشارة، الإتمام الثنائي؟

# الحل:

أ- بطريقة المطال والإشارة:

المجال ثنائياً هو: 1111 1111 ... 1111 1111

ويقابله عشرياً: 127<sub>10</sub>... 127<sub>10</sub>... مع ملاحظة وجود تمثيلين للصفر موجب وسالب: 00000000 ، 00000000 ، والبت الأعلى محجوز الإشارة العدد.

- بالإتمام الثنائي: المجال ثنائياً هو: 1111 1111 ... 00000000 ويقابله عشرياً:  $127_{10} + 127_{10}$ . مع ملاحظة وجود تمثيل وحيد للصفر 000000000، وأن البت الأعلى يؤشر فقط على إشارة العدد وليس محجوزاً لها. ومن أجل التمثيل على N بت يكون مجال الأعداد بطريقة الإتمام الثنائي هو:

 $-(2^{(n-1)}) \dots 2^{(n-1)}-1$ 

المثال (2–14): ما هو التمثيل الثنائي لكل من العددين التاليين:  $127_{10}$ : ما هو التمثيل الثنائي؟  $-128_{10}$  على 16 بت، بطريقة المتمم الثنائي؟

#### الحل:

هو نفس تمثيلهما الثنائي على 8 بت الوارد في المثال السابق، مع تمديدهما بالإشارة Sign Extension ليصبحا على 16 بت، فإن كان العدد سالباً فإن بت الإشارة 1 وبالتالي يمدد القسم الأعلى بنسخ الواحدات حتى يصبح على 16 بت، وإن كان العدد موجباً فيمدد بإضافة الأصفار حتى يصبح على 16 بت، وبالتالي يكون تمثيل العددين المطلوبين كما يلى:

$$+127_{10} = (00000000 \ 011111111)_2$$
  
 $-128_{10} = (111111111 \ 100000000)_2$ 

الممثل (2-15): ما هو التمثيل العشري للعدد التالي 2(10011111) الممثل ثنائياً على 8 بت، بطريقة المتمم الثنائي ؟

### الحل:

العدد المعطى سالب، وبالتألي لاستنتاج قيمته يلزم إيجاد المتمم الثنائي له:  $(100\ 0110\ \Leftrightarrow 0110\ 0001)$  (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+) (1+

$$2^6 + 2^5 + 1 = 97_{10}$$
 وبالتالي فالعدد المعطى هو تمثيل للعدد السالب  $(-97)_{10}$ .

المثال (2-16): ما هو تمثيل العدد (2.5-) حسب المعيار EEE754 بالدقة المفردة؟

الحل:

$$0.5=1 \times 2^{-1}=0.1$$
 ,  $2=1 \times 2^{+1}=10$    
  $\Rightarrow 2.5=10.1=1.01 *2^{1}$    
  $exp=p+bias=1+127=128=10000000$    
  $s=0$    
  $f=010...0$ 

المثال (2-17): ما هو تمثيل العدد العشري (347.625) حسب المعيار IEEE754 بالدقة المفردة؟

الحل:

$$347.625 = 101011011.101_2$$

347.625 = 0 10000111 010110111010000000000000

المثال (2-81): ما هو تمثيل العدد  $(-0.75)_{10}$  حسب المعيار  $(-8.75)_{10}$  بالدقة المفردة، وبالدقة المضاعفة؟

الحل:

$$-0.75 = -0.11 = -1.1 \times 2^{-1}$$

S=1

f=0.10....0

$$exp= P+127 = -1+127 = 126$$
 (بالدقة المفردة)

$$exp= P+1023 = -1+1023 = 1022$$
 (بالدقة المضاعفة)

تمثيل العدد حسب المعيار IEEE754 بالدقة المفردة (32 بت):

1 0111 1110 100 0000 0000 0000 0000 0000

$$(-)$$
 (exp=1022) (f =52 bit)

المثال (2–19): ما هي القيمة العشرية المقابلة لهذا العدد الممثل حسب المعيار IEEE754 بالدقة المفردة؟

الحل:

نلاحظ أن S=1 فالعدد سالب.

P=exp-127=-3 : فالأس المتحاز exp=124 ، فالأس الحقيقي 
$$f=0.5+0.25=0.75$$
 . ويقابل عشرياً:  $f=(0.11)_2$  ويقابل عشرياً:  $f=(0.11)_2$   $f=(0.11)_2$  .  $f=(0.11)_2$  .  $f=(0.11)_2$  .

# تمارين غير محلولة:

التمرين (1-2): حوّل كلاً من العددين التاليين الممثلين ثنائياً إلى النظام العشري:  $(100,00001)_2$ ,  $(100,00001)_2$ 

التمرين (2–2): حوّل كلاً من العددين التاليين الممثلين عشرياً إلى النظام الثنائي:  $(98,321)_{10}$ ,  $(98,321)_{10}$ 

التمرين (2-3): حوّل العدد التالي الممثل بالنظام الست عشري 1A4 إلى النظام الثنائي، الثماني، العشري.

التمرين (2-4): حوّل العدد التالي 10(215) إلى النظام الست عشري.

التمرين (2-5): ما تمثيل كل من الأعداد العشرية التالية: -1، -6، +6 بكل من طريقة الإتمام الثنائي، وطريقة المطال والإشارة، على 4 بت ثم على 8 بت؟

ا**لتمرين (2–6): ليكن ل**دينا ال<mark>عدد التالي الم</mark>مثل ثنائياً على 16 بت: 1000000000011111

ما هي القيمة العشرية للعدد بفرض أن طريقة التمثيل:

أ- بالمطال والإشارة. ب- بالإتمام الثنائي. ج- بدون إشارة.

التمرين (2-7): ما هو تمثيل كل من العددين (2 ، 0.5) حسب المعيار IEEE754 بالدقة المفردة؟

التمرين (2-8): ما هو تمثيل العدد (175-) حسب المعيار 18EEE754 بالدقة المفردة؟ ثم بالدقة المضاعفة؟

# الفصل الثالث الحساب في الحاسوب

### مقدمة:

يتم الاعتماد في العمليات الحسابية التي تجرى في الحاسوب بشكل أساسي على طريقة تمثيل الأعداد ثنائياً، وعلى الخوارزميات المستخدمة في العمليات الحسابية (جمع، طرح، ضرب، قسمة)، سواء كانت الأعداد صحيحة، أو أعداد ذات فاصلة عائمة. ويمكن إجراء العمليات الحسابية بأنواعها كما هو الحال في النظام العشري مع مراعاة أن أساس النظام المستعمل هنا هو 2.

عند إجراء العمليات الحسابية قد ينتج حالة فيض overflow أو غيض underflow، ويحدث الفيض إذا كانت القيمة كبيرة جداً بحيث لا يمكن تمثيلها بالتمثيل المعطى، وهذه القيمة قد تكون موجبة أو سالبة. بينما يحدث الغيض إذا كانت القيمة صغيرة جداً إلى حد لا يسمح بتمثيلها، سواء كانت موجبة أو سالبة.

يمكن إجراء عملية الضرب في النظام الثنائي على الأعداد الممثلة بالمطال والإشارة أو بالإتمام الأحادي أو الثنائي. وتعتبر طريقة الضرب باستخدام الأعداد الممثلة بالمطال والإشارة الطريقة المثلى في حالتي الضرب والقسمة لسهولة التعامل مع الإشارة، حيث أن ضرب وقسمة أي عددين مختلفين في الإشارة يعطي نتيجة سالبة، بينما ضرب وقسمة أي عددين متشابهين في الإشارة سواء كانت سالبة أو موجبة يعطي نتيجة موجبة. وتعتبر عملية الضرب سلسلة من عمليات الجمع المتتالي والإزاحة، بينما تعتبر عملية القسمة سلسلة من عمليات الطرح المتتالي والإزاحة.

يتناول هذا الفصل أمثلة محلولة وتمارين عن العمليات الحسابية على الأعداد الموجبة (بدون إشارة unsigned)، وعلى الأعداد الصحيحة الممثلة بطريقة الاتمام الثنائي، بالإضافة إلى العمليات الحسابية على الأعداد ذات الفاصلة العائمة.

أمثلة محلولة:

الممثلة unsigned الممثلة المعثلة على الأعداد الموجبة unsigned الممثلة على 6 بت.

الحل:

| (10) +(14) | (33)+(29) | (11)- (7) |
|------------|-----------|-----------|
| 001010     | 100001    | 001011    |
| 001110     | 011101+   | 000111-   |
| 011000     | 111110    | 000100    |
| (24)       | (62)      | (4)       |

المثال (3-2): أوجد ناتج جمع الأعداد التالية الممثلة بطريقة الاتمام الثنائي على 8 بت:

| 5+12     | (-5)+12  | -12+(-5)        | 12+(-12)        |
|----------|----------|-----------------|-----------------|
| 00000101 | 11111011 | 11110100        | 00001100        |
| 00001100 | 00001100 | <u>11111011</u> | <u>11110100</u> |
| 00010001 | 00000111 | 11101111        | 00000000        |
| 17       | 7        | -17             | 0               |

المثال (3-3): أوجد تمثيل كل من العددين 6 ، 7 ثنائياً على 32 بت ثم أوجد ناتج طرحهما.

# الحل:

إما أن يتم الطرح بشكل مباشر كما في طرح الأعداد بالنظام العشري:

 $7_{10} = 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0111$ 

 $6_{10} = 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0110\ -$ 

 $1_{10} = 0000 \ 0000 \ 0000 \ 0000 \ 0000 \ 0000 \ 0000 \ 0000 \ 0001$ 

أو بجمع العدد 7 مع المتمم الثنائي للعدد 6:

 $7_{10} = 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0111$ 

 $1_{10} = 0000 \ 0000 \ 0000 \ 0000 \ 0000 \ 0000 \ 0000 \ 0000$ 

المثال (3-4): أوجد التمثيل الثنائي لكل من العددين 13 ، 11 بدون إشارة على 4 بت، ثم أوجد ناتج ضربهما ثنائياً.

## الحل:

1101

1101

0000

Masc

10001111 (143)

نلاحظ أن ناتج ضرب عددين ثنائيين كل منهما مؤلف من 4 بت يلزم تمثيله على 8 بت.

المثال (3–5): أوجد ناتج قسمة العدد 
$$(1101)$$
 على  $(10)$ . الحل:

أي يمكن التعبير عن حاصل قسمة 1101 على 10 ثنائياً بأن الناتج هو 1102 والباقي 1، أو بالشكل 110.12، ويقابله عشرياً أن حاصل قسمة 13 على 2 هو (6 والباقي 1) أو (6.5).

المثال (3-6): أوجد ناتج جمع كل من العددين 9 و 8 بعد تحويلهما إلى أعداد ثنائية بدون إشارة على 4 بت، هل الناتج صحيح؟

### الحل:

(1) "1" 0001

نلاحظ أن حاصل الجمع على 4 بت هو 1 وهو جواب غير صحيح، وإنما

يجب أن يكون 17، ولكن لا يمكن تمثيل العدد 17 على 4 بت، وتسمى هذه الحالة بالفيض overflow لأن الناتج خارج مجال تمثيل الأعداد وهو في حالتنا [0..15]، ويمكن الاستدلال على وجود الفيض في العمليات على الأعداد بدون إشارة carry من وجود الحمل carry من الخانة العليا Cout=1 كما في هذا المثال، أما إذا كان Cout=0 فالناتج صحيح.

المثال (3-7): أوجد ناتج جمع الأعداد التالية الممثلة ثنائياً بدون إشارة، على 8 بت، هل يوجد فيض؟

# الحل:

المثال (3-8): أوجد ناتج جمع كل من العددين 3 و 6 بعد تحويلهما إلى أعداد ثنائية، على 4 بت، وبالإتمام الثنائي هل الناتج صحيح؟ الحل:

- (3) 0011
- $(6) \quad 0110 +$
- (7-) 1001

نلاحظ أن ناتج جمع عددين موجبين أعطى عدداً سالباً هو -7 فالناتج غير صحيح، ويتم الاستدلال على حصول الفيض في حالة الإتمام الثنائي إذا كانت قيمة الحمل الداخلة إلى الخانة العليا Cin لا تساوي قيمة الحمل الناتجة عن الخانة العليا

Cout، وفي مثالنا هذا نجد عند جمع العددين بأن Cin للبت الرابع هو 1 و Cout هو 0، وهذا دليل على وجود فيض وبأن الناتج غير صحيح، كما يمكن ملاحظة ذلك من أن مجال تمثيل الأعداد على 4 بت في طريقة الاتمام الثنائي هو: [8..7] وأن ناتج جمع 3 مع 3 يقع خارج هذا المجال.

المثال (3-9): أوجد ناتج جمع الأعداد التالية الممثلة ثنائياً، على 8 بت، وبالإتمام الثنائي، هل يوجد فيض؟

101100+1010101, 11<mark>11111+110</mark>10101, 101111101+1110 0101

# الحل:

المثال (3-10): أوجد ناتج طرح العدد 00011011<sub>2</sub> من العدد 000110001<sub>2</sub> من العدد 00110001<sub>2</sub> علماً أن الأعداد ممثلة ثنائياً بالإتمام الثنائي على 8 بت، هل يوجد فيض؟

الحل: يتم تحويل عملية الطرح إلى عملية جمع مع المتمم الثنائي:  $0011\ 0001$   $0011\ 0001$   $0011\ 0001$   $0001\ 0001\ 0001\ 0001\ 0001$   $0001\ 0001\ 0001\ 0001\ 0001$ 

المثال (-11): أوجد ناتج جمع العددين التاليين، وافترض أن الدقة 4 precision

 $(1.111)_2 \times 2^{-1}$ ,  $(1.011)_2 \times 2^{-3}$ 

#### الحل:

1- يلزم توحيد الأسس حتى نتمكن من جمع الأعداد، يتم إزاحة العدد ذي الأس الأصغر إلى اليمين إلى أن يساوي قيمة الأس الأكبر:

$$(1.011)_2 \times 2^{-3} = (0.1011)_2 \times 2^{-2} = (0.01011)_2 \times 2^{-1}$$

بما أن الفرق بين الأسين هو 2 تتم إزاحة العدد ذي الأس الأصغر إلى اليمين بمقدار 2.

2- جمع العددين بعد أن تم توحيد الأسس:

1.111

+0.01011

10.00111

1.f. نلاحظ أن الناتج غير نظامي، ولذا يلزمه استنظام ليصبح بالشكل -3 (10.00111)<sub>2</sub> ×  $2^{-1}$  = (1.000111)<sub>2</sub> ×  $2^0$  = (1.000111)<sub>2</sub>

بما أنه تم إزاحة الفاصلة بمقدار خانة واحدة لليمين فيتم زيادة الأس بمقدار 1.

f=3 العدد للأقرب حسب الدقة المطلوبة، وفي مثالنا Rounding العدد للأقرب حسب الدقة  $(1.000111)_2 \approx (1.000111)_2$ 

5- بعد التدوير إذا نتج العدد بشكل غير نظامي فيلزم إعادة الاستنظام له.

6- اختبار حصول الفيض overflow أو الغيض underflow (هل الأس الناتج كبير جداً (فيض)، أو صغير جداً (غيض)، وذلك من خلال العلاقة:

$$1 \le (\text{Exp=}127) \le 254$$
  
وبالتالي لا يوجد فيض أو غيض. وناتج الجمع النهائي هو:  $(1.001)_2$ 

ملاحظة: في حال كانت إشارة العددين المراد جمعهما نفسها فعندها يُجمع العددان وتكون إشارة الناتج هي نفس إشارة العددين، أما في حال كانت الإشارتان مختلفتين فيتم طرح العدد الأصغر من العدد الأكبر وتكون إشارة الناتج هي نفس إشارة العدد الأكبر بينهما.

المثال (3−1): أوجد ناتج طرح العدد 0.4375 من العدد 0.5 بعد تحويلهما المثال (12−3): أوجد ناتج طرح العدد 4 precision إلى أعداد ثنائية، وافترض أن الدقة 4 precision بت (12−3):

الحل:

versi

1- تحويل العددين من النظام العشري إلى الثنائي:

$$0.5 = 0.1 \times 2^0 = 1.0 \times 2^{-1}$$
 (normalised)

$$-0.4375 = -0.0111 \times 2^0 = -1.110 \times 2^{-2}$$
 (normalised)

2 توحيد الأسس: بإزاحة العدد ذي الأس الأصغر إلى اليمين إلى أن يساوي قيمة الأس الأكبر (الفرق بين الأسين 1=(2-)-1 فتكون الإزاحة 1=1):

$$-1.110 \times 2^{-2} = -0.1110 \times 2^{-1}$$

3- طرح العددين بعد أن تم توحيد الأسس:

$$1.0000 \times 2^{-1}$$

$$-0.1110 \times 2^{-1}$$

 $0.0010 \times 2^{-1}$ 

1.f. نلاحظ أن الناتج غير نظامي، ولذا يلزمه استنظام ليصبح بالشكل -4  $0.0010 \times 2^{-1} = 1.000 \times 2^{-4}$ 

5- تدوير العدد للأقرب حسب الدقة المطلوبة، وفي مثالنا f=3:

نلاحظ أن الناتج  $2^{-4} \times 1.000$  يناسب الدقة 4 بت وبالتالي لا حاجة للتدوير .

6- اختبار حصول الفيض أو الغيض، وذلك من خلال العلاقة:

127 => (p=-4) => 126 أو غيض. وبالتالي نجد أنه لا يوجد فيض أو غيض.

ملاحظة: يمكن التحقق من صحة الناتج بإعادة تحويله إلى النظام العشري فنجد:  $2.000=^{-4}$  فنجد: 0.0625=0.00 وهو يساوي ناتج عملية الطرح 0.4375=0.0فالناتج صحيح.

المثال (3-13): أوجد ناتج ضرب العددين 2-1.000×2 أوجد ناتج ثنائباً، علماً أن الدقة 4 بت.

الحل:

1- نجمع الأسين، ونوجد الأس المنحاز biased exponents:

$$(-1) + (-2) + 127 = -3 + 127 = 124$$

2- نضرب العددين ثنائباً:

1.000

 $\times$  1.110

0000

1000

1000

amasc<u>i</u> 1000

 $1110000 \Rightarrow 1.110000$ 

(4 الدقة 4 بت  $1.110 \times 2^{-3}$  إذاً ناتج الضرب هو

- 3- استنظام الناتج: نجد أنه مكتوب بالشكل النظامي normalised .
- 4- تدوير الناتج حسب الدقة المطلوبة: لا حاجة للتدوير في هذا المثال.
- -5 اختبار الغيض/ الفيض: 127 => 3 =− 126 فالناتج صحيح.
- عدد عدد إشارة الناتج: بما أن العددين لهما إشارتين مختلفتين فإن الناتج عدد -6 سالب (إجراء XOR بين بتي الإشارة للعددين)، وبالتالي نكتب ناتج الضرب بالشكل:  $-1.110 \times 2^{-3}$

المثال (3-14): أوجد ناتج ضرب العددين التاليين، ثم مثّل الناتج النهائي حسب المعيار IEEE754 دقة مفردة.

 $-1.110\ 1000\ 0100\ 0000\ 1010\ 0001_2 \times 2^{-4}$ 

 $\times$  1.100 0000 0001 0000 0000 0000<sub>2</sub>  $\times$  2<sup>-2</sup>

الحل:

2- نضرب العددين ثنائياً:

1.11010000100000010100001

111010000100000010100001

111010000100000010100001

+ 111010000100000010100001

وموضع الفاصلة بعد 46 بت بدءاً من اليمين، وبالتالي فإن ناتج ضرب العددين

ھو:

1: سنتظام الناتج، بالإزاحة لليمين بمقدار 1 وزيادة قيمة الأس بمقدار -3 –1.0101110001111101111111111001100001 ×  $2^{-5}$ 

4- تدوير الناتج بحيث يكون f=23 bit:

 $1.0101110001111110111111101 \times 2^{-5}$ 

5- اختبار الغيض/ الفيض: 127 => 5- => 126- فالناتج صحيح.

6- تحديد إشارة الناتج: بما أن العددين لهما إشارتين مختلفتين فإن الناتج عدد سالب، وبالتالى نكتب ناتج الضرب بالشكل:

$$\exp = -5 + 127 = 122$$

7- نحسب الأس المنحاز:

8- تمثيل الناتج حسب المعيار IEEE 754 دقة مفردة:

| 1 | 0 | 1 | 1 | 1 | 1 | 0 | 1 | 0 | 0 | 1 | 0 | 1 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 1  |
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|----|
|   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   | l | l |   | ıl |

المثال (3−1): أوجد ناتج قسمة العدد 127.03125 على العدد 16.9375 بعد تمثيلهما ثنائياً، ثم مثّل كلاً من العددين والناتج النهائي حسب المعيار 16.9364 دقة مفردة.

# الحل:

1- نمثّل كلاً من العددين ثنائياً:

 $127.03125 = 1111111.00001 = 1.111111100001 \times 2^{6}$  (exp=133)  $16.9375 = 10000.1111 = 1.000011111 \times 2^{4}$  (exp =131)

11 نقسم العددين ثنائياً: (تم إلغاء الفاصلة من العددين بإزاحتها بمقدار 11 خانة):

1.111

100001111000 | 1 1 1 1 1 1 1 0 0 0 0 1

1000011111000-

 $0\;1\;1\;1\;0\;1\;1\;0\;1\;0\;0\;1\;0$ 

1000011111000-

00110010110100

100001111000-

0100001111000

100001111000-

 $0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0\ 0$ 

-3 نوجد إشارة حاصل القسمة، بما أن العددين موجبين فالناتج موجب، أي أن بت الإشارة -0.

4- نحسب الأس للعدد الناتج، وهو ناتج طرح الأسين، ونوجد الأس المنحاز:

$$P = 6-4=2 \Rightarrow$$

$$exp = 2+127 = 129 = 10000001$$

 $+1.111 \times 2^2$  : الاستنظام: نلاحظ أن حاصل القسمة بالشكل النظامي: -5

6- اختبار الغيض/ الفيض: 127 => 2 == 126 فالناتج صحيح.

7- تمثيل العددين وحاصل القسمة حسب المعيار IEEE754 دقة مفردة:

| 16.9375     | 0 | 10000011 | 000 0111 1000 0000 0000 0000 |
|-------------|---|----------|------------------------------|
| حاصل القسمة | 0 | 10000001 | 111 0000 0000 0000 0000 0000 |

ملاحظة: يمكن التحقق من صحة الحل بإجراء قسمة العدد 127.03125 على العدد 1.111 x2<sup>2</sup> فنجد أن الناتج هو 7.5 وتمثيله الثنائي: 1.111 فالحل صحيح.

amascus

# تمارين غير محلولة:

التمرين (1-3): مثّل كلاً من العددين  $128_{10}$ ,  $128_{10}$  ثنائياً على 8 بت بدون إشارة unsigned، ثم أوجد ناتج جمعهما، وطرحهما، هل الناتج صحيح؟

التمرين (2-3): أوجد ناتج جمع الأعداد التالية بعد تمثيلها ثنائياً بطريقة الإتمام الثنائي على 8 بت، وهل الناتج صحيح في كل منها؟

$$(80 + -12)$$
  $(-80 + 120)$   $(-80 + -120)$   $(80 + 120)$ 

التمرين (3-3): أوجد التمثيل الثنائي لكل من العددين 13 ، 42 بدون إشارة على 6 بت، ثم أوجد ناتج ضربهما ثنائياً، وحاصل قسمة 42 على 13 ثنائياً.

التمرين (3-4): أوجد ناتج جمع ثم طرح كل من العددين 25 و 18 بعد تحويلهما إلى أعداد ثنائية، على 6 بت، وبالإتمام الثنائي، هل الناتج صحيح؟

التمرين (3–5): أوجد ناتج طرح العدد 1111<sub>2</sub> من العدد 0111<sub>2</sub>، علماً أن الأعداد ممثلة ثنائياً بالإتمام الثنائي على 4 بت، هل يوجد فيض؟

التمرين (3-6): أوجد التمثيل الثنائي لكل من العددين 14 ، 5.75 حسب المعيار 18 تقلق المعيار 18 أوجد ناتج جمعهما بفرض أن الدقة 4 بت.

التمرين (3-7): أوجد ناتج جمع العددين التاليين ومثّل الناتج حسب المعيار IEEE754 دقة مفردة:

 $1.11100100000000000000010_2 \times 2^4$ + $1.10000000000000110000101_2 \times 2^2$ 

التمرين (3-8): أوجد التمثيل الثنائي للعددين 0.5، 0.4375 حسب المعيار IEEE754 دقة مفردة، ثم أوجد ناتج جمعهما، بفرض أن الدقة 4 بت.

التمرين (3-9): أوجد ناتج طرح العدد التالي  $2^2 \times 2^2$  من العدد (1.000): أوجد ناتج طرح العدد (1.000). بفرض أن الدقة 4 بت ( $(1.000)_2 \times 2^{-3}$ 

التمرين (3-10): اكتب التمثيل الثنائي للعددين التاليين: 17، 23.125، ثم أوجد ناتج جمعهما، ثم ناتج طرحمها، مع تمثيل الناتج حسب المعيار 1EEE754 دقة مفردة، بفرض أن الدقة 5 بث.

التمرین (3–11): أوجد ناتج ضرب العددین التالیین، بفرض أن الدقة 4 بت:  $1.010_2 \times 2^{-1} \times -1.110_2 \times 2^{-2}$ 

التمرين (3-12): اكتب التمثيل الثنائي للعددين التاليين: 3.75، 5.25-، ثم أوجد ناتج ضربهما، بفرض أن الدقة 5 بت.

التمرين (3-13): أوجد ناتج قسمة العدد 1011.11<sub>2</sub> على العدد 11<sub>2</sub>، ومثّل ناتج القسمة حسب المعيار 1EEE754 دقة مفردة، بفرض أن الدقة 6 بت.

التمرين (3-14): اكتب التمثيل الثنائي للعددين التاليين: 4،21.5، 4، ثم أوجد ناتج قسمة العدد الأول على الثاني، ومثّل ناتج القسمة حسب المعيار 1EEE754 دقة مفردة، بفرض أن الدقة 5 بت.

IIVere

Masci



# الفصل الرابع البرمجة بلغة التجميع MIPS

#### مقدمة:

لدينا بشكل عام ثلاثة مستويات للبرمجة وهي: اللغات العالية المستوى HLL، البرمجة بلغة الآلة Machine Language، وفي هذا الفصل سنتناول البرمجة بلغة التجميع الخاصة بمعالجات MIPS.



تستخدم لغة التجميع السجلات كمعاملات للتعليمات بدلاً من المتحولات، ويحوي معالج MIPS الذي سندرسه في منهاجنا 32 سجلاً للأعداد الصحيحة بعرض 32 بت، بالإضافة إلى سجل عداد البرنامج PC والسجلين HI, Lo عمليات الضرب والقسمة، بالإضافة إلى سجلات الأعداد ذات الفاصلة العائمة.

تتألف كل تعليمة من 32 بت، ولدينا ثلاثة أنماط للتعليمات في لغة التجميع MIPS وهي كالتالي:

-النمط R\_Type: وتتألف التعليمة فيه من الحقول التالية:

R\_Type OP (6 bit) Rs (5) Rt (5) Rd (5) S.A (5) Funct

ومن تعليمات هذا النمط: add, sub, and, or, slt, sll, sra.

-النمط I\_Type: وتتألف التعليمة فيه من الحقول التالية:

I\_Type OP (6 bit) Rs Rt (5) Immediate (16 bit)

ومن تعليماته: addi, ori, andi, slti, lw, sw, beq, bne.

-النمط J\_Type: وفي هذا النمط تعليمتان هما: J, Jal. وتتألف التعليمة فيه من حقلين فقط كما يلي:

J\_Type OP (6 bit) jump target (26

بالإضافة إلى التعليمات الحقيقية من الأنماط السابقة والتي يمكن تنفيذها عتادياً في معالج MIPS، يوجد تعليمات زائفة Pseudo Instructions لا يتم تنفيذها عتادياً، وإنما يتولى المجمّع assembler تحويلها إلى تعليمات حقيقية مكافئة، ومثال عنها التعليمات move, la, li, bgt, blt, bge, ble, abs, mul وغيرها، وسيتم التعرف على التعليمات الحقيقية والزائفة واستخدامها من خلال الأمثلة المحلولة في هذا الفصل.

أما بالنسبة للذاكرة فلها مسرى عناوين مؤلف من 32 بت، ومجال العناوين الممكنة هو من 0x00000000 وحتى 0xFFFFFFFF بيتم تحميل كلمة من الذاكرة بالسجل التعليمة (register عبارة عن مؤشر إلى الذاكرة، يضاف إليه قيمة انزياح عددي offset للحصول على عنوان الذاكرة، فيتم تحميل كلمة (32 بت) من هذا العنوان المحسوب إلى السجل rt.

بينما تعليمة تخزين كلمة في الذاكرة هي (sw rt, offset(rs)، ويتم حساب عنوان الذاكرة كما في تعليمة W تماماً، ويتم تخزين محتوى السجل rt في الذاكرة عند هذا العنوان. أما لتحميل أو تخزين بايت واحد فقط فتُستخدم التعليمتان lb, sb كما في حالة التعامل مع المحارف.

يمكن أن تكون عنونة الذاكرة في المعالجات بالكلمات، ولكن غالباً تكون العنونة بالبايت، أي لكل بايت عنوان خاص به مؤلف في حالتنا من 32 بت، وبما أن الكلمة مؤلفة من 4 بايت فإن عناوين كلمات الذاكرة من مضاعفات العدد 4.

عند ترجمة السطر البرمجي التالي في لغة g=A[2]; C فإن مقدار الانزياح بالبايت في تعليمة تحميل الكلمة ذات الدليل 2 من المصفوفة A هو A × 2 = 8، فنستخدم تعليمة تحميل كلمة من الذاكرة كما يلي:

lw \$t0, 8(\$s3) # \$t0 gets A[2]

فإذا كان العنوان القاعدي \$\$3= 0x10007000 فإن عنوان العنصر [2] A هو 0x10007008، كما هو موضح في الشكل التالي:

| Address    | Data        |
|------------|-------------|
| 0x10007010 | array[4]    |
| 0x1000700C | array[3]    |
| 0x10007008 | array[2]    |
| 0x10007004 | array[1]    |
| 0x10007000 | array[0]    |
|            |             |
|            | ·           |
|            | Main Memory |

ويمكن استخدام المكدس stack ، وهو عبارة عن مقطع في الذاكرة تُخزّن فيه المتحولات المحلية local variables، والسجلات المحفوظة saved registers، ويستعمل السجل \$sp كمؤشر للمكدس Stack pointer. لتخزين محتوى سجل العودة ra مثلاً في المكدس، نستخدم التعليمتين التاليتين: addi \$sp,\$sp, -4

sw \$ra, 0(\$sp) # save \$ra

ولاسترجاع هذه الكلمة من المكدس نستخدم التعليمتين:

lw \$ra, 0(\$sp) # restore \$ra

Mascu

addi \$sp,\$sp, +4

# أمثلة محلولة:

y=2a+b-5 المثال (1-4): اكتب برنامجاً بلغة التجميع MIPS لحساب: b وقيمة المتحول a مخزنة في السجل b، وقيمة المتحول a في السجل b، وأن المتحول a يقابل السجل b.

add \$t2,\$t0,\$t0 # t2=2a

add t2,t1 # t2=2a+b

addi \$v0, \$t2, -5 # y= 2a+b-5

المثال (4-2): اكتب التعليمات الحقيقية المقابلة للتعليمات الزائفة التالية:

| التعليمة الزائفة pseudo      | التعليمة / التعليمات الحقيقية    |  |  |  |  |  |
|------------------------------|----------------------------------|--|--|--|--|--|
| move \$t0, <mark>\$t1</mark> | add \$8,\$0,\$9                  |  |  |  |  |  |
| li \$t0, 5000                | add <mark>i \$8,\$0,500</mark> 0 |  |  |  |  |  |
| mul \$t0,\$t1,\$t2           | mult \$t1,\$t2                   |  |  |  |  |  |
| παι φιθ,φε1,φε2              | mflo \$t0                        |  |  |  |  |  |
| div \$t0,\$t1,\$t2           | div \$t1,\$t2                    |  |  |  |  |  |
| αίν φίθ,φί1,φί2              | mflo \$t()                       |  |  |  |  |  |
| bge \$t0, \$s0, LABEL        | slt \$at, \$t0, \$s0             |  |  |  |  |  |
| 1220-                        | beq \$at, \$zero, LABEL          |  |  |  |  |  |
| blt \$t0, \$s0, LABEL        | slt \$at, \$t0, \$s0             |  |  |  |  |  |
| διί ψίο, ψου, ΕΛΒΕΕ          | bne \$at, \$zero, LABEL          |  |  |  |  |  |
| nop                          | sll \$0, \$0, 0                  |  |  |  |  |  |

المثال (4–3): ما هي التعليمة الزائفة التي يمكن من خلالها شحن القيمة  $0 \times AB12$  في السجل  $0 \times B12$  وما هي التعليمة الزائفة التي يمكن من خلالها شحن القيمة  $0 \times ABCD1234$  في السجل  $0 \times BCD1234$  في السجل  $0 \times BCD1234$  في السجل  $0 \times BCD1234$ 

1) li \$t0, 0xAB12

وبما أن العدد 0xAB12 يمكن تمثيله على 16 بت فتكون التعليمة الحقيقية المكافئة للتعليمة السابقة هي:

ori \$t0,\$zero, 0xAB12

2) li \$t1, 0xABCD1234

بما أن العدد 0xABCD1234 مؤلف من 32 بت فلا يمكن تمثيله ضمن الحقل imm المؤلف من 16 بت في تعليمة ori، لذا يلزم استخدام التعليمة الا وهي من النمط imm أخذ 16 بت العليا من العدد وتضعها في النصف العلوي من السجل المعطى، وفي النصف الأدنى منه أصفاراً. وبالتالي فإن التعليمات الحقيقية المكافئة للتعليمة السابقة هي:

lui \$at, 0xABCD # \$at = ABCD0000 ori \$t1, \$at,0x1234 # ABCD0000 or 00001234 # 0xABCD1234  $\rightarrow$  \$t1

المثال (4-4): ما هي التعليمة الزائفة التي يمكن من خلالها تحميل العنوان المثال (0  $\infty$ 00400008 وقيمته 000400008 في السجل 018؛ وما هي التعليمات الحقيقية المكافئة لها؟

الحل:

التعليمة الزائفة لتحميل عنوان ذاكرة مكون من 32 بت في سجل هي: la \$t0, label # address of label is  $0x00400008 \rightarrow $t0$  ويكافئها التعليمتان الحقيقيتان:

lui \$1, 0x40 # load upper(label) in \$at (0x0040) ori \$8, \$1,0x0008 # ori \$t0, \$at, lower(label); # (t0=0x0040 0008)

ملاحظة: الفرق بين التعليمتين السابقتين اله اله التعليمة المتشحن السجل بعنوان مؤلف من 32 بت كحد أعظمي، بينما التعليمة التشحن السجل بمعطيات مؤلفة من 32 بت كحد أعظمي.

المثال (4–5): بفرض أن محتوى السجلين 11\$, \$t0, \$t1 كما يلي:

ما هو محت*وى* كل من السجلات \$t2, \$t3, \$t4, \$t5 بعد تنفيذ التعليمات التالية:

slt \$t2, \$t0,\$t1

sltu \$t3, \$t0,\$t1

slti \$t4, \$t1,0x7111

sltiu \$t5, \$t1,0x7111

### الحل:

في التعليمة الأولى تتم المقارنة بين محتوى السجلين \$t0, \$t1 مع أخذ الإشارة بعين الاعتبار، حيث أن محتوى \$t0 موجب بينما محتوى \$t1 سالب، لذا فإن

t0>\$t1\$ وبالتالي فإن 0=\$t1\$.

أما في التعليمة الثانية فتتم المقارنة بين محتوى السجلين \$t0, \$t1 باعتبارهما بدون إشارة unsigned، وأن كليهما موجب، لذا فإن \$t0 \$t1\$ وبالتالي فإن 1=\$t3.

في التعليمة الثالثة slti تتم المقارنة بين محتوى \$t1 كعدد سالب مع العدد 0x7111 بعد تمديده بالإشارة sign extending، وبالتالي فإن 1=\$t4.

أما في التعليمة الرابعة sltui فتتم المقارنة بين محتوى \$t1 كعدد موجب مع العدد 0x7111، فينتج أن 0=5t5.

ملاحظة: في التعليمة slti فإن كلاً من rs, imm عبارة عن أعداد صحيحة ممثلة بالإتمام الثنائي، أما في تعليمة sltiu فهي عبارة عن أعداد صحيحة موجبة (بدون إشارة).

أما في التعليمات addu, subu, addiu فإن الحرف u في نهاية التعليمة يشير إلى تجاهل الطفح Ignore overflow .

المثال (4−6): بفرض أن محتوى السجل \$t0 هو 12345678 أوجد ناتج تنفيذ تعليمات الإزاحة التالية في سجلات الوجهة المحددة:

sll \$t1,\$t0,8 # shift left logical \$t0 by 8 bits  $\rightarrow$  \$t1 srl \$t2, \$t0,8 # shift right logical by 8 bits  $\rightarrow$  \$t2

نوجد التمثيل الثنائي لمحتوى السجل \$t0:

 $$t0 = \underline{0001\ 0010}\ 0011\ 0100\ 0101\ 0110\ \underline{0111\ 1000}$   $$t1 = $t0 << 8 = 0011\ 0100\ 0101\ 0110\ 0111\ 1000\ 0000\ 0000$   $$t1 = 0 \times 34567800$ 

\$t2= \$t0>>8 = **0000 0000** 0001 0010 0011 0100 0101 0110 \$t2= 0x00123456

المثال (4-7): بفرض أن محتوى السجل \$t0 هو 0xFFFF (0000)، ومحتوى السجل \$t1 هو 0x0000 كالله في سجلات السجل \$t1 هو \$\text{0x0000 FFFF}\$ هو المحددة:

sra \$t3, \$t0,3 # shift right arithmetic by 3 bits  $\rightarrow$  \$t3 sra \$t4, \$t1,3 # shift right arithmetic by 3 bits  $\rightarrow$  \$t4

الحل:

نوجد التمثيل الثنائي لمحتوى السجلين t0, \$t1\$:

وبالتالي فإن:

في هذه التعليمة تتم الإزاحة إلى اليمين مع ملء الفراغات بنفس بت الإشارة (0) أو 1).

المثال (4-8): اكتب بلغة التجميع MIPS التعليمات التي تكافئ السطر البرمجي التالي بلغة C:

A[0] = C[0] << 4;

\$t4=0x00001FFF

#### الحل:

بفرض أن العنوان القاعدي للمصفوفة C هو محتوى السجل S1\$، وللمصفوفة A هو محتوى السجل S2\$:

lw  $$t_{1,0}($s_{1})$  # load C[0] into A sll  $$t_{1,$t_{1,4}}$  # shift left by 4 bits of  $$t_{1}$ sw  $$t_{1,0}($s_{2})$  # store C[0] << 4 into A[0]

المثال (4-9): أ- اكتب التعليمة المستخدمة لعزل البايت 0 (البتات الثمانية الدنيا) من الكلمة المخزنة في السجل \$t0 ما هي التعليمة التي يمكنها تحقيق ذلك؟ ب- اكتب التعليمة المستخدمة لعزل البايت 1 (البتات ذات الترتيب من 8 إلى 15) من الكلمة المخزنة في السجل \$t1 بحيث يبقى البايت المعزول في السجل \$t1 كأدنى بايت فيه (البايت ذي الترتيب 0).

### الحل:

andi \$t0,\$t0,0xFF

أ–

تسمى القيمة 0xFF في هذه الحالة قناعاً mask حيث استخدمت لعزل بتات معينة من كلمة معطاة (8 بت في هذا المثال) وجعل باقي بتات الكلمة أصفاراً (بينما لجعل بتات معينة واحدات يلزم استخدام تعليمة ori).

andi \$t1,\$t1,0xFF00

ب-

srl \$t1,\$t1,8

أو بدلاً عن ذلك يمكن استخدام التعليمتين التاليتين لتحقيق المطلوب:

sll \$t0,\$t0,16

srl \$t0,\$t0,24

-82 مع +146 المثال (-4): اكتب التعليمات اللازمة لجمع العددين ووضع الناتج في السجل 10\$، علماً أن تمثيل الأعداد ثنائياً بالإتمام الثنائي. الحل:

ori \$7, \$0, 146 # +146 
$$\rightarrow$$
 \$7

ori \$8, \$0, 82 # 82  $\rightarrow$  \$8

nor \$8, \$8, \$0 # reflect

ori \$9, \$0, 1 # +1

addu \$8, \$8, \$9 #  $-82 \rightarrow$  \$8

addu \$10, \$7, \$8 #  $(+146) + (-82) = 64 \rightarrow$  \$10

: equation is a simple of the standard ori \$7, \$0, 146

addiu \$10,\$7, $-82$ 

المثال (4-11): أ- وضّح عمل البرنامج التالي باختصار، وما هو ناتج التنفيذ المخزن في السجل ٧٥\$؟

li \$a0, 5

addiu

li \$a1, 6

li \$v0,0

Loop: bge \$zero,\$a1,Exit \$v0,\$v0,\$a0 addi \$a1,\$a1, -1 j Loop

Exit:

ب- أعد كتابة البرنامج باستخدام تعليمات حقيقية فقط.

#### الحل:

أ- يقوم البرنامج بحساب ناتج ضرب محتوى السجل \$a0 بمحتوى السجل \$a1 بشرط أن يكون محتوى السجل \$a1 موجباً، وتخزين الناتج في \$v0، والناتج في هذه الحالة هو 30=\$v0.

ب- إعادة كتابة البرنامج باستخدام تعليمات حقيقية:

ori \$a0,\$zero, 5

ori \$a1, \$zero, 6

ori \$v0,\$0,\$0

Loop: slt \$t0,\$0,\$a1

beq \$t0,\$0,Exit

add \$v0,\$v0,\$a0

addi \$a1,\$a1,-1

j Loop

Exit:

المثال (4–12): بفرض أن السجل \$t0 يحوي العنوان القاعدي لمصفوفة مؤلفة من \$t0 كلمات، اكتب برنامجاً بلغة التجميع MIPS يرجع مجموع عناصر المصفوفة الثلاث في السجل \$t1.

الحل:

start:

```
lw $t2, 0($t0)
     lw $t3, 4($t0)
     add $t1, $t2, $t3
     lw $t2, 8($t0)
     add $t1, $t1, $t2
طريقة أخرى للحل: بدلاً من تغيير قيمة الانزياح offset يتم تغيير قيمة العنوان
                                                    القاعدي t0:
  start:
     lw $t2, 0($t0)
     addi $t0, $t0, 4
     lw $t3, 0($t0)
     add $t1, $t2, $t3
     addi $t0, $t0, 4
     lw $t2, 0($t0)
     add $t1, $t1, $t2
المثال (4-13): بفرض أن السجل $t0 يحوي العنوان القاعدي لمصفوفة مؤلفة
من 3 أعداد صحيحة، اكتب برنامجاً بلغة التجميع MIPS يُرجع في السجل $11 القسم
                     الصحيح من المتوسط الحسابي لعناصر المصفوفة الثلاث.
        Dascu
start:
     lw $t2, 0($t0)
```

```
lw $t3, 4($t0)
     add $t1, $t2, $t3
     lw $t2, 8($t0)
     add $t1, $t1, $t2
     li $t4, 3
     div $t1, $t4
     mflo $t1
المثال (4-14): اكتب برنامجاً بلغة التجميع MIPS لتنفيذ إجرائية swap
                                                  التالية المكتوبة بلغة C:
void swap(int v[], int k)
 int temp; {
       temp = v[k]
       v[k] = v[k+1];
       v[k+1] = temp;
}
                                                            الحل:
    بفرض أن العنوان القاعدي للمصفوفة هو a0$، وأن k يقابل السجل a1$:
swap:
                            # $t0=k*4
       sll $t0,$a1,2
       add $t0,$t0,$a0
                            # $t0=v + k*4
       lw $t1,0($t0)
                            # $t1=v[k]
```

$$lw $t2,4($t0) # $t2=v[k+1]$$

$$sw $t2,0($t0) # v[k]=$t2$$

$$sw $t1,4($t0) # v[k+1]=$t1$$

jr \$ra # return

المثال (4-15): اكتب برنامجاً بلغة التجميع MIPS لتنفيذ العبارة الشرطية التالية:

if 
$$(i \le j)$$
  $x = x+1$ ;  $z = 1$ ; else  $y = y-1$ ;  $z = 2*z$ 

الحل:

بفرض أن المتحول i يقابل السجل \$1\$، والمتحول j يقابل السجل \$2، وأن x بقابل السجل z ،\$t2، وأن x بقابل y ،\$t1

slt \$t0,\$s2,\$s1 # j<i? (inverse condition)

bne \$t0,\$zero,else # if j<i goto else part

addi  $t_1,t_1$  # x = x+1

addi \$t3,\$zero,1 # z = 1

j endif # skip the else part

else: addi \$t2,\$t2,-1 # y = y-1

add \$t3,\$t3,\$t3 # z = z+z

endif:

المثال (4-16): اكتب برنامجاً بلغة التجميع MIPS يقوم بنسخ سلسلة المحارف المخزنة في الذاكرة بدءاً من العنوان القاعدي في السجل \$\$2 إلى موقع الذاكرة ذي العنوان القاعدي في السجل \$\$1\$، علماً أن سلسلة المحارف تنتهي بالصفر.

```
الحل:
```

Loop: Ib \$t0,0(\$s2)
sb \$t0,0(\$s1)
addi \$s2,\$s2,1
addi \$s1,\$s1,1
bne \$t0,\$zero,Loop

ملاحظة: إذا كان عدد عناصر السلسلة محدداً وصغيراً فيمكن تغيير قيمة الانزياح offset عند تحميل وتخزين المحارف بدلاً من استخدام الحلقات، كما في التعليمات التالية من أجل سلسلة مؤلفة من 3 محارف:

1b \$t0,0(\$s2)

sb \$t0,0(\$s1)

lb \$t0,1(\$s2)

sb \$t0,1(\$s1)

lb \$t0,2(\$s2)

sb \$t0,2(\$s1)

المثال (4-17): اكتب برنامجاً بلغة التجميع MIPS يقوم بنسخ عناصر مصفوفة أعداد صحيحة مخزنة في الذاكرة بدءاً من العنوان القاعدي \$\$2 إلى موقع الذاكرة ذي العنوان القاعدي \$\$1، علماً أن المصفوفة تنتهي بالعدد صفر.

الحل:

Loop: lw \$t0,0(\$s2) sw \$t0,0(\$s1)

```
addi $s2,$s2,4
        addi $s1,$s1,4
        bne $t0,$zero,Loop
ملاحظة: إذا كان عدد عناصر المصفوفة محدداً وصغيراً فيمكن أن يتم تغيير
     قيمة الانزياح offset في تعليمات التحميل والتخزين بدلاً من استخدام الحلقات:
     lw $t0,0($s2)
     sw $t0,0($s1)
     lw $t0,4($s2)
     sw $t0,4($s1)
     lw $t0,8($s2)
     sw $t0,8($s1)
المثال (4-18): اكتب برنامجاً بلغة التجميع MIPS ينفذ الحلقة التالية، علماً
                                           أن s سلسلة من المحارف char:
     for (i=0;i<10;i++) {
     s[i] = s[i+1];
                                                            الحل:
               بفرض أن العنوان القاعدي للسلسلة مخزن في السجل 81$:
       addi $s0,$zero,0
                                    # i=()
L1:
       slti $t1,$s0,10
                                    # i<10?
                                    # no; jump
       beq $t1,$zero,L2
```

add \$t2,\$s0,\$s1 # t2 is address of a[i] addi \$t3,\$t2,1 # t3 is addr of a[i+1] lb \$t3,0(\$t3) # t3 is a[i+1] sb \$t3,0(\$t2) # a[i] = a[i+1] addi \$s0,\$s0,1 # i++ j L1 # go to L1

L2:

المثال (4-19): بفرض لدينا البرنامج التالي بلغة التجميع MIPS، والقيم الابتدائية للسجلين 52\$\$ \$\tag{t1=10, \$s2}\$. ما هي القيمة النهائية للسجل \$s2\$

LOOP: slt \$t2,\$0,\$t1

beq \$t2, \$0, DONE

addi \$t1,\$t1,-1

addi \$s2,\$s2,2

i LOOP

#### DONE:

الحل: يقوم البرنامج بمقارنة محتوى السجل \$t1 مع الصفر، فإن كان محتوى \$t1 عدداً موجباً ينقص من \$t1 بمقدار 1، ويزيد على \$\$s2 بمقدار 2، وتتكرر الحلقة طالما \$t1\$, وبما أن القيم الابتدائية هي \$t1=10\$, \$s2=0\$ ، ففي التكرار الأول \$t1=10\$, وتتكرر الحلقة يصبح \$t1=10\$, \$t1=2\$، وتتكرر الحلقة \$t1=10\$, محتوى \$t1=10\$ النهائي هو: \$t1=10\$.

المثال (4-20): وضّح عمل البرنامج التالي المكتوب بلغة التجميع MIPS.

addi \$s2,\$0,0

addi \$t1,\$0,0

LOOP: lw \$s1,0(\$s0)

add \$s2,\$s2,\$s1

addi \$s0,\$s0,4

addi \$t1,\$t1,1

slti \$t2,\$t1,100

bne \$t2,\$0,LOOP

DONE:

الحل:

نكتب التعليقات الموضحة لعمل التعليمات:

addi \$s2,\$0,0 #\$s2=0

addi \$t1,\$0,0 # \$t1 = 0

LOOP: lw \$s1,0(\$s0) #\$s1=Mem[\$s0]

add \$s2,\$s2,\$s1 #\$s2=\$s2+Mem[\$s0]

addi \$s0,\$s0,4 # \$s0=\$s0+4

addi \$t1,\$t1,1 #\$t1=\$t1+1

slti \$t2,\$t1,100 # \$t2=1 if \$t1< 100; \$t2=0 otherwise

bne  $t2,0,LOOP # branch to LOOP if <math>t2\neq0$  (t1<100)

DONE:

يقوم البرنامج بحساب ناتج جمع أول 100 عدد في الذاكرة بدءاً من العنوان

SO\$ وتخزين الناتج في S2\$.

المثال (4–21): اكتب برنامجاً بلغة التجميع MIPS باستخدام تعليمات حقيقية فقط، يقوم بما يلى:

```
switch (k) {
case 42 : f=i+j; break;
case 271828 : f=j+g; break;
default : f=i+g; break;
}
```

علماً أن k هو العنصر ذو الترتيب 100 في مصفوفة أعداد صحيحة مخزنة في الذاكرة بدءاً من العنوان القاعدي a0\$.

الحل:

يمكن التعبير عن البرنامج المطلوب باستخدام عبارات شرطية كما يلي: If (k=42) f=i+j; else if (k=271828) f=j+g; else f=i+g;

ولنفرض أن مقابلة المتحولات المذكورة مع السجلات بالشكل التالي: f= v0 , i= t0 , j= t1 , g= t2

علماً أن العدد العشري 271828<sub>10</sub> يقابل بالتمثيل الست عشري القيمة من 0x000425D4 أي يُمثل ثنائياً على 19 بت، ولكن حقل imm في التعليمات من النمط Type مؤلف من 16 بت فقط، لذا يلزم استخدام التعليمتين الا و ori الشحن هذا العدد في سجل، كما هو موضح في أسطر البرنامج التالي بلغة التجميع MIPS:

#### Begin:

addi \$s0, \$zero,42 # 
$$42 \rightarrow $s0$$

lui \$s1,0x4

ori \$s1,0x25D4 #  $0x425D4 \rightarrow $s1$ 

addi \$t6, \$0, 400 # t6 is offset ( $100x4$  byte=  $400$ )

add \$t7, \$a0, \$t6 # t7 is the correct address

lw \$t9, 0(\$t7) # t9 is a0[100]

beq \$t9, \$s0, Case42 # lf (k==42) goto Case42

beq \$t9, \$s1, CaseBig # if (k==271828) goto CaseBig

add \$v0, \$t0, \$t2 # else f= i + g

j End

2:

#### Case42:

add \$v0, \$t0, \$t1

# CaseBig:

add \$v0, \$t1, \$t2

#### End:

المثال (4-22): اكتب برنامجاً بلغة التجميع MIPS يقوم بإيجاد العدد الأكبر في مصفوفة أعداد صحيحة A مخزنة في الذاكرة بدءاً من العنوان القاعدي \$\$1\$، وطول المصفوفة في السجل \$\$2\$، حيث يقوم بنسخ العدد الأكبر إلى السجل \$\$10\$.

```
$t0,0($s1)
                                   # initialize maximum to A[0]
        lw
              $t1,$zero,0
                                   # initialize index i to 0
       addi
               $t1,$t1,1
loop:
       addi
                                   # i++
              $t1,$s2,done
                                   # if all elements examined, quit
       beq
                                   # 4*i \rightarrow $t2
              $t2,$t1,2
        sll
                                   # address of A[i] \rightarrow $t2
              $t2,$t2,$s1
        add
              $t3,0($t2)
                                   \# A[i] \rightarrow $t3
        lw
                                   # maximum < A[i]?
        slt
              $t4,$t0,$t3
              $t4,$zero,loop
                                   # if not, repeat with no change
        beq
                                   # if so, A[i] is the new maximum
        addi
               $t0,$t3,0
                                   # repeat
        İ
               loop
```

done:

المثال (4–23): حوّل كلاً من التعليمات التالية بلغة التجميع MIPS إلى ما يقابلها بلغة الآلة (التمثيل الثنائي للتعليمات)، ثم اكتب قيمها بالتمثيل الست عشري. يمكن الاستعانة بالجداول الواردة في نهاية هذا الفصل.

- 1) add \$s0, \$s1, \$s2
- 2) sub \$t0, \$t3, \$t5
- 3) addi \$t0, \$s3, -12
- 4) lw \$t2, 32(\$0)

الحل:

# 1) add \$s0, \$s1, \$s2

# التعليمة من النمط R Type وتتألف من الحقول التالية:

| OP (6 bit) | Rs (5) | Rt (5) | Rd (5) | S.A (5) | Funct (6) |
|------------|--------|--------|--------|---------|-----------|
| \ /        | \ /=   | (0)    | \ /    | \ /     | ( /       |

op= 000000 (R\_Type)

Funct= 32= 100000 (Function: add)

Rs = \$s1 = 17 = 10001

Rt = \$s2 = 18 = 10010

Rd= \$s0= 16= 10000

S.A (Shift Amount) = 00000

وبالتالي فإن هذه التعليمة بلغة الآلة هي:

000000 10001 10010 10000 00000 100000

= 0x02328020

2) sub \$t0, \$t3, \$t5

التعليمة من النمط R\_Type وفيها:

op= 000000 (R\_Type)

Funct= 34= 100010 (Function: sub)

Rs= \$t3= 11 = 01011

Rt= \$t5= 13 = 01101

Rd= \$t0= 8= 01000

S.A (Shift Amount) = 00000

# وبالتالي فإن هذه التعليمة بلغة الآلة هي:

000000 01011 01101 01000 00000 100010

= 0x016D4022

3) addi \$t0, \$s3, -12

التعليمة من النمط Type وتتألف من الحقول التالية:

| OP (6 bit) | Rs (5) | Rt (5) | Immediate (16 bit) |
|------------|--------|--------|--------------------|
|------------|--------|--------|--------------------|

op = 8 = 001000 (addi)

Rs = \$s3 = 19 = 10011

Rt= \$t0= 8= 01000

Imm= -12= 1111 1111 1111 0100

وبالتالي فإن هذه التعليمة بلغة الآلة هي:

001000 10011 01000 1111 1111 1111 0100 = 0x2268FFF4

4) lw \$t2, 32(\$0)

التعليمة من النمط L\_Type وفيها:

op=35 = 100011 (lw)

Rs = \$0 = 00000

Rt= \$t2= 10= 01010

Imm= 32= 0000 0000 0010 0000

وبالتالي فإن هذه التعليمة بلغة الآلة هي:

100011 00000 01010 0000 0000 0010 0000= 0x8C0A0020

المثال (4-24): حوّل كلاً من التعليمات التالية بلغة التجميع MIPS إلى ما يقابلها بلغة الآلة، ثم اكتب قيمها بالتمثيل الست عشري، يمكن الاستعانة بالجداول الواردة في نهاية هذا الفصل.

- 1) sll \$t0, \$s1, 4
- 2) jr \$t0
- 3) mult \$t0, \$t1
- 4) mflo \$t2
- 5) mfhi \$t3

#### الحل:

التعليمات السابقة هي من النمط R\_type، ولكنها لا تحتاج كامل المعاملات الثلاثة، وإنما تستخدم السجلات حسب طبيعة التعليمة، ويوضع عند الباقي أصفار:
1) sll \$t0, \$s1, 4 (sll Rd, Rt; Rd = Rt < 4)

التعليمة من النمط R\_Type، وفيها حقل مقدار الإزاحة Shift Amount يساوى 4، أي أنه تتم الإزاحة بمقدار 4 بت:

قيم الحقول عشرياً: Op=0, rs=0, rt=17, rd=8, S.A=4, Funct=0 عشرياً: 000000 00000 10001 01000 00100 000000 وبالنظام الست عشري: 0x00114100

2) jr \$t0 # (jr Rs; Rs= \$t0=\$8)

قيم الحقول عشرياً: Op=0, rs=8, **rt=0**, **rd=0**, S.A=0, Funct=8 وثنائياً: O00000 01000 00000 00000 001000 وبالنظام الست عشرى: 0x01000008

3) mult \$t0, \$t1 # (mult Rs, Rt)

قيم الحقول عشرياً: Op=0, rs=8, rt=9, rd=0, S.A=0, Funct=24 (000000 01000 01001 00000 011000 (00000 01000 01001 00000 00000 011000 (0x01090018 الست عشرى: 0x01090018

4) mflo \$t2 # (mflo Rd)

قيم الحقول عشرياً: Op=0, rs=0, rt=0, rd=10, S.A=0, Funct=18 قيم الحقول عشرياً: 000000 01000 01000 010010 00000 010010 وبالنظام الست عشري: 0x00005012

5) mfhi \$t3 # (mfhi Rd)

قيم الحقول عشرياً: Op=0, rs=0, rt=0, rd=11, S.A=0, Funct=16 عشرياً: 000000 00000 01011 00000 010000 00000 00000 وبالنظام الست عشري: 0x00005810.

الحل:

التعليمة lui من النمط Type وفيها حقل رمز التعليمة op=15، والحقول: imm=0xC ،Rt=\$t6=\$14 ،Rs=0

001111 00000 01110 0000 0000 0000 1100

وبالنظام الست عشري: 0x3C0E000C.

المثال (4-26): اكتب تعليمة bne الواردة في البرنامج التالي بلغة الآلة، ثم اكتبها بالتمثيل الست عشري.

#### الحل:

تعليمة bne من النمط Type\_ا وفيها op= 5، 9 (Rs=\$t1=\$9، op= ، أما الحقل imm فيتم حسابه كما يلى:

عدد التعليمات الفاصلة بين PC+4 وبين عنوان التفرع loop هو 6 تعليمات، وبما أن التفرع يحصل للأعلى فيكون مقدار imm سالباً أي 6-، ونمثله ثنائياً بالإتمام الثنائي كما يلي:

6= 0000 0000 0000 0110

-6= 1111 1111 1111 1010

قيم حقول التعليمة bne ثنائياً:

000101 01001 00000 1111 1111 1111 1010 مالنظام الست عشرى: 0x1520FFFA.

ملاحظة: لو كانت تعليمة التفرع السابقة هي bne \$11, \$0,loop2 فعندئذ تكون القيمة العددية في الحقل imm هي 1+ (يساوي عدد التعليمات الفاصلة بين PC+4 وبين عنوان التفرع pop)، وهو عدد موجب لأن التفرع يحصل إلى الأسفل).

علماً أن عنوان وجهة التفرع يتم حسابه كما يلي:

Branch Target Address = (PC+4) + [S.Ext(imm16)x4].

المثال (4–27): مثّل تعليمة jal التالية بلغة الآلة، ثم بالتمثيل الست عشري. (27–4) مثّل تعليمة jal sum

0x004000A0 **sum**: add \$v0, \$a0, \$a1

الحل:

تعليمة jal هي من النمط Type\_ل وفيها حقلان: حقل رمز التعليمة carget address وحقل عنوان وجهة القفز (كاملاً)= 0x004000A0

التمثيل الثنائي لعنوان وجهة القفز:

<u>0000</u> 0000 0100 0000 0000 0000 1010 00<u>00</u>

علماً أنه يتم تشكيل عنوان القفز كما يلي:

00 0001 0000 0000 0000 0010 1000

فيكون تمثيل التعليمة ثنائياً (بلغة الآلة) بالشكل:

 المثال (4-28): بفرض لدينا البرنامج التالي بلغة الآلة، وتم تمثيل تعليماته بالنظام الست عشري كما يلي:

0x20080001

0x20020001

0x0088482A

0x15200004

0x00480018

0x00001012

0x21080001

0x08100002

المطلوب كتابة التعليمات المقابلة بلغة التجميع MIPS، علماً أن البرنامج يبدأ عند العنوان 0x00400000 ، ثم وضح عمل البرنامج باختصار.

## الحل:

نقوم بتحويل التعليمات من النظام الست عشري إلى الثنائي، مع تحديد البتات التي تقابل حقل رمز التعليمة op code وهي البتات الستة العليا من التعليمة، وبالتالي يمكن معرفة نمط التعليمة، فإذا كان op code = 0 فهي من النمط P\_Type فهي من النمط كانت قيمته 2 أو 3 فهو من النمط J\_Type، وفي باقي الحالات تكون من النمط Type

001000 00000010000000000000000001 (I\_Type)

001000 0000000100000000000000001 (I\_Type)

000000 00100010000100100000101010 (R\_Type)

000101 010010000000000000000000100 (L Type)

000000 000100100000000000011000 (R\_Type)
000000 000000000000100000010010 (R\_Type)
001000 01000010000000000 0000001 (I\_Type)

وبعد معرفة نمط كل تعليمة يتم توزيع البتات على حقول كل من الأنماط الثلاثة كما يلي:

Op=001000, rs=00000, rt= 01000, imm=0000 0000 0000 0001
Op=001000, rs=00000, rt=00010, imm=0000 0000 0000 0001
Op=000000,rs=00100,rt=01000,rd=01001,SA=00000,F=101010
Op=000101,rs=01001, rt=00000, imm= 0000 0000 0000 0100
Op=000000,rs=00010,rt=01000,rd=00000,SA=00000,F=011000
Op=000000,rs=00000,rt=00000,rd=00010,SA=00000,F=010010
Op=001000,rs=01000, rt= 01000, imm= 0000 0000 0000 0001
Op=000010, address target= 0000010000000000000000010
op=000010, address target= itiration rtisk literation results and res

addi \$t0, \$zero, 1

addi \$v0, \$zero, 1

slt \$t1, \$a0, \$t0

bne \$t1, \$0, L1

mult \$v0, \$t0

mflo \$v0
addi \$t0, \$t0, 1
j L2

يلزم معرفة عنوان التسميات L1, L2، علماً أن البرنامج يبدأ عند العنوان 0x00400000:

بالعودة إلى التمثيل الثنائي للتعليمة bne نجد أن محتوى الحقل 4=+، أي أن العنوان L1 يبعد عن PC+4 بمقدار 4 تعليمات للأسفل، وبالتالي فإن العنوان L1 يتوضع في نهاية البرنامج بعد تعليمة القفز.

وبالعودة إلى التمثيل الثنائي للتعليمة j نجد أن الحقل address target مؤلف PC من 26 بت، وللحصول على العنوان كاملاً يتم إضافة 4 بت العليا من السجل لتصبح أعلى بتات في العنوان، مع إضافة 00 إلى أدنى العنوان، فيتشكل عنوان القفز كما يلى:

PC[31..28] | target address (26bits) | 00 ويكون التمثيل الثنائي للعنوان كاملاً:

وبالتحويل إلى الترميز الست عشري تحصل على عنوان وجهة القفز: 0x00400008

ولدينا عناوين تعليمات البرنامج كما يلي:

Iniver

0×00400000

0x00400004

0×00400008

0x0040000C

```
0x00400010
     0x00400014
     0x00400018
     0x0040001C
           وبالتالي فإن عنوان وجهة القفز L2 يتوضع عند التعليمة الثالثة.
نعيد كتابة التعليمات مع عناوين التفرع والقفز ومع التعليقات لتوضح عمل
      addi
            t0, t=1
            v0, zero, 1 # v = 1
      addi
L2:
            $t1, $a0, $t0 # if ( arg < i )
      slt
      bne $t1, $0, L1 # Exit if (arg < i ) { bgt $t0, $a0, L1}
             $v0, $t0
      mult
                          # v *= i
      mflo
            $v0
      addi $t0, $t0, 1 # i ++
             L2
                           # loop
L1:
عمل البرنامج: إيجاد العاملي لمحتوى السجل a0$، وحفظ الناتج في السجل
                                               v0$، ويقابله بلغة C:
       for (int i = 1; i < arg; i ++) {
       v = v * i:
                                   }
```

المثال (4-29): اكتب برنامجاً بلغة التجميع MIPS يقوم باستدعاء تابع لحساب قوة عدد x^y وإرجاع الناتج إلى البرنامج الرئيسي

#### الحل:

لاستدعاء أي تابع فإننا نستخدم التعليمة jal، وفي نهاية التابع توضع التعليمة jr \$ra للعودة إلى البرنامج المستدعى.

#### main:

li \$a0,5 # pass arg's to function

li \$a1,3

jal power

#### endmain:

#--- Function to find and return x^y ---#

#### power:

li \$v0,1

li \$t0,0

## powLoop:

mul \$v0,\$v0,\$a0

addi \$t0,\$t0,1

blt \$t0,\$a1,powLoop

jr \$ra # return to caller

عند تتفيذ البرنامج يعطي الناتج 125 = 3 ^ 5.

المثال (4-30): اكتب إجرائية بلغة التجميع MIPS تكافئ الإجرائية التالية:

```
int proc1 (int g, h, i, j)
{ int f;

f = (g + h) - (i + j);

return f;
}
```

إذا علمت أن المتحولات g, h, l, j تقابل السجلات 3a0, \$a1, \$a2, \$a3 إذا علمت أن المتحولات g, h, l, j يقابل السجل \$c0 على الترتيب، وأن المتحول f يقابل السجل \$c0 ويتم إرجاع الناتج في السجل الحل:

بما أننا نستخدم السجل \$50 ضمن الإجرائية وهو من السجلات المحفوظة saved registers وبالتالي يجب حفظه في المكدس stack قبل التعديل على محتواه، ويتم التعامل مع المكدس باستخدام سجل مؤشر المكدس كما هو موضح في البرنامج التالى:

### proc1:

addi \$sp, \$sp, -4 # Make room for one word sw \$s0, 0(\$sp)# Save \$s0 on stack add \$t0, \$a0, \$a1 # g+h add \$t1, \$a2, \$a3 # i+j # f = (g+h) - (i+j)sub \$s0, \$t0, \$t1 add \$v0, \$s0, \$zero # Result # Restore \$s0 \$s0, 0(\$sp) addi \$sp, \$sp, 4 # Adjust stack pointer \$ra #Return to caller jr

ملحظة: عند استخدام أحد السجلات المحفوظة \$50..\$\$ ضمن الإجرائية أو التابع يلزم حفظها في المكدس قبل التعديل عليها، واسترجاعها قبل العودة إلى البرنامج المستدعي.

n المثال (4−31): اكتب برنامجاً بلغة التجميع MIPS يحسب قيمة العدد رقم من سلسلة فيبوناتشي بشكل عودي.

الحل: بفرض أن الرقم n يقابل السجل a0\$:

fib:

addi \$sp, \$sp, -12
sw \$ra, 8(\$sp)
sw \$s0, 4(\$sp)
addi \$v0, \$zero, 1
beq \$a0, \$zero, fin
addi \$t0, \$zero, 1
beq \$a0, \$t0, fin
addi \$a0, \$a0, -1
sw \$a0, 0(\$sp)
jal fib
lw \$a0, 0(\$sp)
addi \$a0, \$a0, -1
add \$s0, \$v0, \$zero
jal fib

add \$v0, \$v0, \$s0

fin:

lw \$s0, 4(\$sp)

lw \$ra, 8(\$sp)

addi \$sp, \$sp, 12

Mascu

jr \$ra

عند تنفيذ البرنامج من أجل 5 =a0 پرجع النتيجة = 8.

# تمارين غير مطولة:

التمرين (4-1): ما هو ناتج كل من التعليمات التالية المخزن في سجل الوجهة للتعليمة؟

addi 
$$$3, $0, 1$$
 #  $$3 = ?$ 

$$$10, $3, 1 # $10 = ?$$

$$$11, $3, 2 # $11 = ?$$

التمرين (4-2): اكتب برنامجاً بلغة التجميع MIPS يقوم بنسخ البت الأدنى ذي الترتيب 0 إلى البت الأعلى ذي الترتيب 31 في السجل 88 (مثلاً إذا كان المحتوى الابتدائي للسجل 0xffff0000 = 8\$ فالمحتوى النهائي له بعد تنفيذ البرنامج هو 0x7fff0000.

التمرين (4-3): أعد كتابة البرنامج التالي باستخدام تعليمات حقيقية فقط:

li \$v0,0

Loop: bge \$zero,\$a1,Exit

add \$v0,\$v0,\$a0

sub \$a1,\$a1,1

j Loop

Exit:

التمرين (4-4): ما هو عمل الجزء التالي من البرنامج المكتوب بلغة التجميع MIPS.

lui \$s0, 0x1000

ori \$s0, \$s0, 0x7000

lw \$t1, 0(\$s0)

sll \$t1, \$t1, 3

sw \$t1, 0(\$s0)

lw \$t1, 4(\$s0)

sll \$t1, \$t1, 3

sw \$t1, 4(\$s0)

التمرين (4-5): ما هو عمل البرنامج التالي المكتوب بلغة التجميع MIPS.

test: slt \$s1, \$t2, \$zero

beq \$s1, \$zero, L1

sub \$t2, \$zero, \$t2

L1: slt \$s1, \$t3, \$zero

beq \$s1, \$zero, L2

sub \$t3, \$zero, \$t3

L2: add \$t1, \$t2, \$t3

jr \$ra

التمرين (4-6): أ- ما هو عمل البرنامج التالي المكتوب بلغة التجميع MIPS.

begin: addi \$t0, \$zero, 0

> \$t1, \$zero, 1 addi

\$t2, \$a0, \$t1 loop: slt

> \$t2, \$zero, finish bne

\$t0, \$t0, \$t1 add

\$t1, \$t1, 2 addi

loop

finish: add \$v0, \$t0, \$zero

ب- ما هو الناتج من أجل 10 =a0\$.

ج- مثّل التعليمات السابقة ثنائياً إذا علمت أن بداية البرنامج begin عند العنوان .0x00400000

التمرين (4-7): اكتب اجرائية StrLen بلغة MIPS تأخذ معاملاً واحداً وهو السجل a0\$ الذي يدل على بداية سلسلة المحارف، ونستدل على نهايتها بوجود null، إن كانت سلسلة المحارف هي hello فالقيمة المرجعة هي 5).

التمرين (4-8): بفرض لدينا التابع التالي المكتوب بلغة التجميع MIPS: miversic

func:

\$v0, 0

\$t0, 0 li

L1: \$t1, \$a0, \$t0 add

> \$t2, 0(\$t1) lb

beq \$t2, \$zero, L3

bne \$t2, \$a1, L2

add \$v0, \$v0, 1

L2: add \$t0, \$t0, 1

j L1

L3: jr \$ra

اكتب البرنامج السابق بلغة عالية المستوى، ثم اشرح عمله باختصار.

التمرين (4-9): بفرض لدينا البرنامج التالي بلغة الآلة تم تمثيل تعليماته بالنظام الست عشري كما يلى:

0x8d0b0000

0x8d0c0004

0x016c5020

0xad0a0008

0x21080004

0x2129ffff

0x0009682a

0x15a0fff8

المطلوب كتابة التعليمات المقابلة لها بلغة التجميع MIPS، علماً أن البرنامج يبدأ عند العنوان 0x00400000، ثم وضح عمل البرنامج باختصار.

الجدول التالي يوضح أرقام وأسماء السجلات في معالج MIPS وملخصاً عن استخدامها في البرامج، يليه جداول بأهم التعليمات في معالج MIPS والقيم العددية لحقول Func ، Op\_code فيها:

| اسم السجل   | رقمه    | استخدام السجل                                  |  |
|-------------|---------|------------------------------------------------|--|
| zero        | 0       | يحوي دوماً القيمة صفر                          |  |
| at          | 1       | محجوز للمجمّع، ويستخدم في التعليمات<br>الزائفة |  |
| v0- v1      | 2-3     | ناتج التعابير expression أو التوابع function   |  |
| a0,a1,a2,a3 | 4,5,6,7 | أربعة معاملات Arguments                        |  |
| t0- t7      | 8-15    | سجلات مؤقتة Temporary لا تُحفظ                 |  |
| t8, t9      | 24,25   | عند الاستدعاء                                  |  |
| s0-s7       | 16-23   | سجلات محفوظة Saved تُحفظ عند الاستدعاء         |  |
| k0,k1       | 26,27   | محجوزة لنواة نظام التشغيل OS kernel            |  |
| gp          | 28      | مؤشر شمولي Global Pointer                      |  |
| sp          | 29      | مؤشر المكدس Stack                              |  |
| fp          | 30      | مؤشر الإطار Frame                              |  |
| ra          | 31      | عنوان العودة Return address                    |  |

|          | (op_cod      | le=0) R_Type للتعليمات من النمط F | قيم الحقل unc |          |
|----------|--------------|-----------------------------------|---------------|----------|
| الرمز    | اسم التعليمة | عمل التعليمة                      | Func(16)      | Func(10) |
| add      | Add          | R[rd] = R[rs] + R[rt]             | 20            | 32       |
| addu     | Add          | R[rd] = R[rs] + R[rt]             | 21            | 33       |
|          | Unsigned     |                                   |               |          |
| and      | And          | R[rd] = R[rs] & R[rt]             | 24            | 36       |
| jr       | Jump         | PC=R[rs]                          | 8             | 8        |
|          | Register     |                                   | / 20          |          |
| nor      | Nor          | $R[rd] = ^{\sim} (R[rs]   R[rt])$ | 27            | 39       |
| xor      | xor          | R[rd] = R[rs]   R[rt]             | 26            | 38       |
| or       | Or           | R[rd] = R[rs]   R[rt]             | 25            | 37       |
| slt      | Set Less     | R[rd] = (R[rs] < R[rt])? 1:0      | 2a            | 42       |
|          | Than         |                                   |               |          |
| sltu     | Set Less     | R[rd] = (R[rs] < R[rt])? 1:0      | 2b            | 43       |
|          | Than         |                                   |               |          |
|          | Unsign       |                                   |               |          |
| sll      | Shift Left   | R[rd] = R[rt] << shamt            | 0             | 0        |
|          | Logical      |                                   |               |          |
| srl      | Shift Right  | R[rd] = R[rt] >> shamt            | 2             | 2        |
|          | Logical      |                                   |               |          |
| sra      | Shift        | R[rd] = R[rt] >>> shamt           | 3             | 3        |
|          | Right        |                                   | //            | 1. 1     |
|          | Arith        |                                   | / . / \!      | 7: /     |
| sub      | Subtract     | R[rd] = R[rs] - R[rt]             | 22            | 34       |
| subu     | Subtract     | R[rd] = R[rs] - R[rt]             | 23            | 35       |
| $\Delta$ | Unsigned     | - 100                             |               | /^       |
| div      | Divide       | Lo=R[rs]/R[rt];Hi=R[rs]%R[rt]     | 1a            | 26       |
| divu     | Divide       | Lo=R[rs]/R[rt];Hi=R[rs]%R[rt]     | 1b            | 27       |
| ~        | Unsigned     | - 67                              |               | 57       |
| mfhi     | Move         | R[rd] = Hi                        | 10            | 16       |
|          | From Hi      | Clia In                           | NZ            |          |
| mflo     | Move         | R[rd] = Lo                        | 12            | 18       |
|          | From Lo      |                                   |               |          |
| mult     | Multiply     | {Hi,Lo} = R[rs] * R[rt]           | 18            | 24       |
| multu    | Multiply     | {Hi,Lo} = R[rs] * R[rt]           | 19            | 25       |
|          | Unsigned     |                                   |               |          |

| قيم حقل Op_code للتعليمات من النمط I_Type |                                 |                                          |            |            |
|-------------------------------------------|---------------------------------|------------------------------------------|------------|------------|
| الرمز                                     | اسم التعليمة                    | عمل التعليمة                             | Op_code 16 | Op_code 10 |
| beq                                       | Branch On<br>Equal              | if(R[rs]==R[rt])<br>PC=PC+4+BranchAddr   | 4          | 4          |
| bne                                       | Branch On<br>Not Equal          | if(R[rs]!=R[rt])<br>PC=PC+4+BranchAddr   | 5          | 5          |
| addi                                      | Add<br>Immediate                | R[rt] = R[rs] + SignExt                  | 8          | 8          |
| addiu                                     | Add Imm.<br>Unsigned            | R[rt] = R[rs] + SignExt                  | 9          | 9          |
| slti                                      | Set Less<br>Than Imm.           | R[rt] = (R[rs] <<br>SignExtImm)? 1:0     | a          | 10         |
| sltiu                                     | Set Less<br>Than Imm.<br>Unsign | R[rt]=(R[rs]< SignExt)<br>? 1: 0         | b          | 11         |
| andi                                      | And<br>mmediate                 | R[rt] = R[rs] & ZeroExt                  | С          | 12         |
| ori                                       | Or<br>Immediate                 | R[rt] = R[rs]   ZeroExt                  | d          | 13         |
| lb                                        | Load Byte                       | R[rt]=S_Ext[address]7:0                  | 20         | 32         |
| lbu                                       | Load Byte<br>Unsigned           | R[rt]=ZeroExt[address]7:0                | 24         | 36         |
| lui                                       | Load<br>Upper<br>Imm.           | R[rt] = {imm, 16'b0}                     | 3/2        | 15         |
| lw                                        | Load<br>Word                    | R[rt]=<br>M[R[rs]+SignExtImm]            | 23         | 35         |
| sb                                        | Store<br>Byte                   | M[R[rs]+SignExtImm](<br>7:0)= R[rt](7:0) | 28         | 40         |
| SW                                        | Store<br>Word                   | M[R[rs]+SignExtImm]<br>= R[rt]           | 2b         | 43         |

| قيم حقل Op_Code للتعليمات من النمط J_Type |              |              |             |             |
|-------------------------------------------|--------------|--------------|-------------|-------------|
| الرمز                                     | اسم التعليمة | عمل التعليمة | Op_code(16) | Op_code(10) |
| j                                         | Jump         | PC=JumpAddr  | 2           | 2           |
| jal                                       | Jump And     | R[31]=PC+8;  | 3           | 3           |
|                                           | Link         | PC=JumpAddr  |             |             |
|                                           |              |              |             |             |
|                                           |              |              |             |             |

| بعض تعليمات الفاصلة العائمة FP |              |                                  |
|--------------------------------|--------------|----------------------------------|
| add.s FP Add                   |              | F[fd] = F[fs] + F[ft]            |
|                                | Single       |                                  |
| add.d                          | FP Add       | {F[fd],F[fd+1]} =                |
|                                | Double       | {F[fs],F[fs+1]} +{F[ft],F[ft+1]} |
| div.s                          | FP Divide    | F[fd] = F[fs] / F[ft]            |
|                                | Single       |                                  |
| div.d                          | FP Divide    | {F[fd],F[fd+1]} =                |
|                                | Double       | {F[fs],F[fs+1]} / F[ft],F[ft+1]} |
| mul.s                          | FP Multiply  | F[fd] = F[fs] * F[ft]            |
|                                | Single       |                                  |
| mul.d                          | FP Multiply  | {F[fd],F[fd+1]} =                |
|                                | Double       | {F[fs],F[fs+1]}* {F[ft],F[ft+1]} |
| sub.s                          | FP Subtract  | F[fd]=F[fs] - F[ft[              |
| V 1/4                          | Single       | 1.7-1                            |
| sub.d                          | FP Subtract  | {F[fd],F[fd+1]} =                |
|                                | Double       | {F[fs],F[fs+1]} -F[ft],F[ft+1]}  |
| lwc1                           | Load word to | F[rt]=M[R[rs]+SignExtImm]        |
|                                | coprocessor1 | YELD IT / . K                    |
| ldc1                           | Load FP      | F[rt]=M[R[rs]+SignExt];          |
|                                | Double       | F[rt+1]=M[R[rs]+SignExt+4]       |
| swc1                           | Store word   | M[R[rs]+SignExtImm] = F[rt]      |
|                                | to FP        | 776 1 171                        |
|                                | coprocessor1 | 40 011                           |
| sdc1                           | Store FP     | M[R[rs]+SignExt]=F[rt];          |
|                                | Double       | $M[R[rs]+S\_Ext+4] = F[rt+1]$    |

# الفصل الخامس ممر المعطيات Data Path

## مقدمة:

يتناول هذا الفصل بنية ممر المعطيات في معالج MIPS وكيف يتم تنفيذ تعليمات MIPS المختلفة عبر هذا الممر، والذي يتكون بشكل أساسي من ذاكرة لتخزين التعليمات والمعطيات Instruction & Data Memory وملف السجلات التعليمات والمعطيات Register File، وسجل عداد البرنامج Register File، ووحدة الحساب والمنطق ALU، وسجل عداد البرنامج counter (PC) والذي يحتفظ بعنوان التعليمة التالية التي سيتم تنفيذها، وممدد بالإشارة أو بالأصفار sign/zero extender، مع ما يلزم من خطوط توصيل ونواخب وجوامع، بالإضافة إلى خطوط التحكم. حيث يتم غالباً جلب التعليمة من الذاكرة، ثم تحليلها، ثم تنفيذها وكتابة النتيجة، وبالتالي يتم نقل المعطيات من السجل إلى الذاكرة، أو من الذاكرة إلى السجل، أو من سجل إلى سجل، بعد إجراء العمليات المطلوبة عليها.

في ممر المعطيات أحادي الدور Single Cycle Data path نجد أن كل تعليمة تنفذ في دور ساعة واحد، بينما في ممر المعطيات متعدد الأدوار Multi Cycle تعليمة تنفذ على عدة مراحل حسب حاجتها، وكل مرحلة تنفذ خلال دور ساعة، وبالتالي يختلف عدد الأدوار حسب نوع التعليمات.

وفيما يلي أمثلة توضح تنفيذ التعليمات الأساسية في لغة التجميع MIPS على ممر معطيات أحادي الدور، ثم أمثلة مشابهة على ممر المعطيات متعدد الأدوار، وبعدها مجموعة من الأمثلة تتعلق بأداء المعالجات في حالات الممرات أحادية الدور أو متعددة الأدوار.

# أمثلة محلولة:

المثال (1-5): وضّح مسار المعطيات على معالج MIPS أحادي الدور Single Cycle عند تنفيذ التعليمة \$10,\$8,\$9 بفرض أن القيم الابتدائية للسجلات المستخدمة كالتالي: 200=10, \$1=8\$.

ما هي القيمة النهائية التي يتم كتابتها؟ وأين تُكتب؟

الحل:

التعليمة المطلوبة من النمط R-type ولها الشكل التالي: add rd, rs, rt



يتم كتابة ناتج عملية الجمع (العدد 37) في السجل 10\$ ضمن ملف السجلات.

المثال (2-5): وضّح مسار المعطيات على معالج MIPS أحادي الدور عند

نتفيذ كل من التعليمتين -9,\$8,3 ، addi 9,\$8,-1 بفرض أن القيم الابتدائية للسجلات المستخدمة في التعليمتين: 9+\$9, 9=\$8.

ما هي القيمة النهائية التي يتم كتابتها في كل من الحالتين؟ الحل:

التعليمتان من النمط I-type ، لهما الشكل inst rt, rs, imm حيث أن التمثيل الثنائي للقيمة العددية (-1) في التعليمة addi هو: 111111111111111 تمدّد بالإشارة sign\_ext لتحويل العدد من 16 بت إلى 32 بت حتى يتم جمعه مع محتوى السجل 88.

0000 0000 0000 0000 0000 0000 0000 0101

وهو العدد (5) ويخزن هذا الناتج في السجل 9\$ في ملف السجلات.

أما في التعليمة ori المنطقية فإن القيمة العددية (3) يتم تمديدها بالأصفار zero\_ext

0000 0000 0000 0000 0000 0000 0111 ويقابل العدد (7) بالنظام العشري، ويخزن الناتج في السجل 9\$ في ملف السحلات.

وفيما يلي توضيح لممر المعطيات مع القيم العددية في كل من التعليمتين السابقتين:

: addi \$9,\$8,-1 التعليمة



التعليمة 9,\$8,3 ori:



المثال (3-5): وضّع مسار المعطيات على معالج MIPS أحادي الدور عند تنفيذ التعليمة (\$8),4(\$8).

بفرض أن القيم الابتدائية للسجلات المستخدمة: 8=8, \$1=8\$، وأن محتوى ذاكرة المعطيات الابتدائي أصفار.

ما هي القيمة النهائية التي يتم كتابتها؟ وأين تُكتب؟ الحل:

التعليمة المطلوبة من النمط البيان التالي: (المنافية المطلوبة من النمط التالي: (a) التعليمة المطلوبة من النمط المقدار الانزياح offset عن العنوان القاعدي عنوان القيمة العددية في السجل 88، بحيث ينتج عن جمع هاتين القيمتين عنوان الذاكرة الذي سيتم تحميل محتواه إلى السجل 98، مع ضرورة تمديد القيمة العددية offset بالإشارة لتحويل العدد من 16 بت إلى 32 بت حتى يتم جمعها مع محتوى السجل 88.

rt MEM[ rs + sign\_ext(imm16)]

\$9 MEM[ \$8 + sign\_ext(4)]

\$9 MEM[ 16 + sign\_ext(4)]

\$9 **←** MEM[ 20]

وبما أن محتوى الذاكرة في أي موقع هو "0"، فإنه يتم تحميل القيمة 0 من الموقع ذي العنوان 20 بالذاكرة إلى السجل 9\$.

والشكل التالي يوضح ممر المعطيات عند تتفيذ هذه التعليمة:



نلاحظ إضافة الناخب على مدخل الكتابة في ملف السجلات ليحدد السجل الوجهة للتعليمة المنفذة، هل هو rd كما في تعليمات add, sub, or وغيرها من النمط R-type أم هو rt كما في تعليمات addi, ori, lw وغيرها من النمط I-Type

المثال (4-5): وضّح مسار المعطيات على معالج MIPS أحادي الدور عند تنفيذ التعليمة (8) 8 80,4(8) 80 80 810,4(80) 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 810 8

ما هي القيمة النهائية التي يتم كتابتها؟ وأين تُكتب؟ الحل:

التعليمة المطلوبة هي من النمط I-type، وتُكتب بالشكل التالي:

sw rt, offset (rs)

حيث أن القيمة العددية (4) تمثل مقدار الانزياح عن العنوان القاعدي المخزن في السجل 8\$ بحيث ينتج عن جمع هاتين القيمتين عنوان الذاكرة الذي سيتم تخزين

محتوى السجل 10\$ فيه، مع ضرورة تمديد القيمة العددية offset بالإشارة لتحويل العدد من 16 بت إلى 32 بت حتى يتم جمعها مع محتوى السجل 8\$.



MEM[20]**←** (\$10=30)

أي تقوم هذه التعليمة بتخزين القيمة 30 في موقع الذاكرة ذي العنوان 20.

المثال (5-5): وضمّح مسار المعطيات على معالج MIPS أحادي الدور عند تنفيذ التعليمة Beq الواردة في جزء البرنامج التالي، بفرض أن القيم الابتدائية للسجلات المستخدمة: 15=8\$, \$1=4\$، وأن عناوين التعليمات مكتوبة بالنظام العشري في بداية التعليمات، وضمّح عمل التعليمة.

100. Beq \$4, \$8, Label

104. Add \$5, \$5, \$4

108. Add \$6,\$6, \$5

112. Label:

#### الحل:

نلاحظ أن شرط التفرع للتعليمة Beq المعطاة محقق لتساوي محتوى السجلين \$4, \$8 وبالتالي فإن الخرج zero في ALU يعطي القيمة 1 بسبب تساويهما، وهذا الخرج يدخل إلى خط التحكم بالناخب، فيتم التفرع إلى العنوان Label الذي يبعد عن Beq الخرج يدخل إلى مقدار تعليمتين، أي أن قيمة محتوى الحقل mm لتعليمة و PC+4=104) بمقدار تعليمتين، أي أن قيمة محتوى الحقل التعليمة لليسار 210، ممثل ثنائياً على 16 بت، ويتم تمديده بالإشارة إلى 32 بت، ثم إزاحته لليسار خانتين وهذه الإزاحة تكافئ ضرب imm بالعدد 4، ثم إضافة الناتج (8) إلى PC خانتين وهذه الإزاحة تكافئ ضرب imm بالعدد 4، ثم إضافة الناتج (8) إلى PC للحصول على عنوان التفرع، وبالتالي فإن الناخب الموصول إلى PC لليعليمة ذات العنوان Label أي إلى العنوان Label أي إلى التعليمة ذات العنوان 112.

Beq \$4, \$8, Label #\$4== \$8  $\Rightarrow$ PC  $\leftarrow$  [(PC + 4) + sign\_ext(imm16)] || 00 $\Rightarrow$ PC  $\leftarrow$  112



المثال (5-6): وضّح مسار المعطيات من أجل معالج MIPS أحادي الدور عند تنفيذ التعليمة: jal Label إذا علمت أن عنوان هذه التعليمة هو 0x00400000 وأن عنوان وجهة القفز Label هو 0x0040000.

#### الحل:

jal address ⇔ j address & (PC+4) → \$ra

عنوان تعليمة القفز:

عنوان التعليمة التالية لها:

عنوان تعليمة وجهة القفز:

 $0 \times 0040000 C = 10000000000000000001100_2$ 

0000 0000 0100 0000 0000 0000 0000 1100



تقوم التعليمة بالقفز إلى عنوان الوجهة Label، مع حفظ عنوان العودة 4+PC في سجل العودة ra عنوان العودة 31=\$ra.

المثال (5–7): وضّع مسار المعطيات متعدد الأدوار عند تنفيذ التعليمة التالية في كل دور من أدوارها:

Lw \$9,140(\$10)

بفرض أن المحتوى الابتدائي للسجل 100 =10\$ ومحتوى الذاكرة 50=[240]...

الحل:

المرحلة الأولى: جلب التعليمة fetch من الذاكرة إلى السجل IR وزيادة عدد البرنامج PC بمقدار 4.

IR = Memory[PC]; PC = PC + 4;



المرحلة الثانية: تحليل التعليمة decode وتحديد ماهيتها وما هي معاملاتها وقراءة محتوى السجل 10\$ وتخزينه في السجل A. (وفي هذه المرحلة يتم أيضاً حساب عنوان التفرع باستخدام ALU، للاستفادة منه فيما لو كانت التعليمة هي تعليمة تفرع).



المرحلة الثالثة: حساب عنوان الذاكرة باستخدام ALU ووضع الناتج في السجل ALUout.

ALUout= Mem @ = A + sign-ext (imm)=100+140=240



المرحلة الرابعة: يتم النفاذ إلى الذاكرة وقراءة القيمة المخزنة فيها عند العنوان 240 وحفظها في السجل MDR. أي:

MDR **←** ( MEM[ 240]= 50)



المرحلة الخامسة والأخيرة: نقل محتوى السجل MDR (القيمة 50) إلى السجل الوجهة في ملف السجلات 9\$.



المثال (5-8): وضّح مسار المعطيات على المعالج متعدد الأدوار عند تنفيذ التعليمة (100\$)9,140 \$w \$9,140(\$10)، التعليمة (\$10\$).

# الحل:

المراحل الثلاثة للتعليمة Sw هي نفسها في تعليمة Lw من المثال السابق، أما المرحلة الرابعة وهي المرحلة الأخيرة فيتم فيها النفاذ إلى الذاكرة لتخزين محتوى السجل 9\$ (المحفوظ في السجل المرحلي B بالمرحلة الثانية) في الذاكرة عند الموقع ذي العنوان M[240] الذي تم حسابه في المرحلة الثالثة لتنفيذ التعليمة:

M[ALUOut] ← B
M[240] ← (\$9=90)



المثال (5-9): لاحظنا في بنية معالج MIPS أن العمليات الحسابية تُجرى على سجلات وتحفظ النتائج في سجلات، ولكن لنفترض وجود التعليمة التالية:

addm rd, rs, rt # rd = rs + Mem[rt]

أي أن السجل rt يحوي عنوان موقع الذاكرة الذي ستتم قراءته وجمع محتواه مع السجل rs وحفظ النتيجة في السجل rd.

وبفرض أن صيغة التعليمة من النمط R-Type:

| Field | op    | rs    | rt    | rd    | shamt | func |
|-------|-------|-------|-------|-------|-------|------|
| Bits  | 31-26 | 25-21 | 20-16 | 15-11 | 10-6  | 5-0  |

المطلوب: وضمّح على ممر المعطيات متعدد الأدوار المرفق التعديلات المطلوبة لإمكانية تتفيذ هذه التعليمة، بشرط أن لا تحتاج التعليمة إلى أكثر من 5 مراحل للتنفيذ، وبشرط عدم إجراء تعديل على أي سجل ما عدا السجل rd، يمكن إضافة خطوط أو نواخب أو تعديل عدد مداخل النواخب عند الحاجة.

#### الحل:

يلزم تأمين خط وصل بين السجل rt (الذي يحفظ في السجل B) ومدخل عنونة الذاكرة Address، وكذلك خط وصل بين السجل MDR الذي يحفظ المعطيات المقروءة من الذاكرة، وبين المدخل الثاني لوحدة الحساب والمنطق ALU، كما هو موضح في المخطط التالي:



المثال (5−10): أ- وضبّح ما هي المراحل التي تمر بها التعليمات التالية: Add, Addi, Sw, Lw, Beq, J من أجل معالج MIPS متعدد الأدوار، وما عدد أدوار التنفيذ في كل نوع منها؟

ب- بفرض أن المعالج المذكور ينفذ برنامجاً مؤلفاً من تشكيلة تعليمات بالنسب التالية: تعليمات حسابية ومنطقية ALU (52%)، تعليمات تخزين في الذاكرة الداكرة (13%)، تعليمات تفرع (13%). احسب (19%)، تعليمات تفرع (13%). احسب (19%) الوسطى لهذا البرنامج.

# الحل:

أ- المراحل التي تمر بها التعليمات:

| مراحل التعليمة           | Add, (R-Type)                                  | Lw, Sw                 | Beq             | J                  |  |  |  |
|--------------------------|------------------------------------------------|------------------------|-----------------|--------------------|--|--|--|
| جلب التعليمة             | IR = Memory[PC]                                |                        |                 |                    |  |  |  |
| وزيادة PC                | PC = PC + 4                                    |                        |                 |                    |  |  |  |
| تحليل التعليمة           | A = Reg [IR[25-21]]                            |                        |                 |                    |  |  |  |
| وقراءة السجلات           | B = Reg [IR[20-16]]                            |                        |                 |                    |  |  |  |
| وحساب عنوان التفرع       | ALUOut = PC + (sign-extend (IR[15-0]) $<< 2$ ) |                        |                 |                    |  |  |  |
| تنفيذ / عنوان الذاكرة    | ALUOut=A op B                                  | ALUOut=                | if (A ==B) then | PC = PC [31-28] II |  |  |  |
| إتمام التفرع/ القفز      |                                                | A + s.ext(IR[15-0])    | PC = ALUOut     | (IR[25-0]<<2)      |  |  |  |
| إتمام تعليمة add         | Reg [IR[15-11]]                                | Lw: MDR = M[ALUOut]    |                 |                    |  |  |  |
| أو نفاذ إلى الذاكرة      | ALUOut                                         | Sw: M [AUOut] = B      |                 | 1                  |  |  |  |
| إتمام القراءة من الذاكرة |                                                | Lw: Reg[IR[20-16]]=MDR |                 |                    |  |  |  |
| عدد أدوار التعليمة       | 4                                              | 4 (Sw) , 5 (Lw)        | 3               | 3                  |  |  |  |

ب- حساب عدد الأدوار الوسطى في التعليمة CPlavg:

$$CPI_{avg} = 0.52 \times 4 + 0.1 \times 4 + 0.25 \times 5 + 0.13 \times 3 = 4.12$$

المثال (5-11): بفرض أن لدينا معالج أحادي الدور فيه أزمنة التأخير كما يلي: القراءة من ذاكرة التعليمات 2ns، القراءة من ملف السجلات 1ns، زمن الكتابة في الحساب 2ns، زمن النفاذ لذاكرة المعطيات للقراءة أو الكتابة 2ns، زمن الكتابة في ملف السجلات 1ns.

# المطلوب:

أ- ما هو الزمن الفعلي الذي يحتاجه تنفيذ كل من: add, sw, lw, beq؟

ب- ما هو دور الساعة (الأصغري) لهذا المعالج أحادي الدور بفرض أن التعليمات التي ينفذها هي التعليمات السابقة؟

ج- ما هو دور الساعة (الأصغري) في حال كون المعالج متعدد الأدوار من أجل نفس أزمنة التأخير المذكورة في المسألة؟

د- احسب زمن تنفيذ كل من التعليمات add ،beq ،lw في حالة ممر المعطيات متعدد الأدوار؟

الحل: أ-



Add: 2+1+2+1=6ns

Sw: 2+1+2+2= 7ns

Lw: 2+1+2+2+1= 8ns

Beq: 2+1+2=5ns

ب- في المعالج أحادي الدور فإن كل تعليمة يجب أن يكتمل تنفيذها خلال دور ساعة واحد، لذا فإن زمن دور الساعة يجب أن يكون كافياً لإتمام أبطأ تعليمة، وهي في حالتنا تعليمة لله التي تحتاج على الأقل إلى 8ns لإتمام تنفيذها، وبالتالي فإن دور الساعة يجب أن لا يقل عن 8ns، أي:

Cycle Time  $(T)_{S,C} = 8ns$ 

ولذلك فإن كل تعليمة ستأخذ 8ns في تنفيذها حتى وإن لم تكن تحتاج كامل هذا الوقت.

ج- في المعالج متعدد الأدوار فإن زمن دور الساعة يجب أن يكون كافياً لإتمام أبطأ مرحلة من مراحل التعليمات، وفي هذه الحالة فإن أبطأ مرحلة تستغرق 2ns، وبالتالى فإن:

Cycle Time 
$$(T)_{M.C} = 2ns$$

د- زمن تنفيذ التعليمات:

Lw: 2 ns x 5 = 10 ns

Beq:  $2ns \times 3 = 6ns$ 

Add:  $2ns \times 4 = 8ns$ 

ا**لمثال (5−12):** بفرض البرنامج التالي المكتوب بلغة التجميع MIPS لحلقة تقوم بضرب كل عنصر من الشعاع A بالقيمة s المخزنة في \$a3 ، طول الشعاع في \$t2:

loop: lw \$t0, 0(\$a0)

mul \$t0, \$t0, \$a3

sw \$t0, 0(\$a1)

add \$a0, \$a0, 4

add \$a1, \$a1, 4

add \$t1, \$t1, 1

blt \$t1, \$t2, loop

المطلوب: أ- ما هو عدد الأدوار الكلي لتكرار واحد من هذه الحلقة عند التنفيذ على مسار معطيات أحادي الدور؟

ب- ما هو عدد الأدوار الكلي لتكرار واحد من هذه الحلقة عند التنفيذ على مسار معطيات متعدد الأدوار؟ افترض بأن زمن التعليمة mul يساوي زمن تعليمة beq.

#### الحل:

أ- كل تعليمة تُنفذ في دور ساعة واحد، ولدينا 7 تعليمات في الحلقة وبالتالي يلزمها 7 أدوار من أجل تكرار واحد للحلقة.

Lw (5cycle) : بحدد عدد الأدوار في كل نوع من التعليمات المستخدمة: (5cycle) blt (3cycle) ، add (4cycle)، sw (4cycle) ، mul (4cycle)

وبالتالي فإن عدد الأدوار الكلي لتكرار واحد من هذه الحلقة على مسار معطيات متعدد الأدوار:

$$5 + 4 + 4 + 4 + 4 + 4 + 3 = 28$$
 cycles

المثال (5-13): بفرض لدينا معالج يحوي وحدة حساب إضافية لأعداد الفاصلة العائمة، وبفرض أن التأخيرات الزمنية للوحدات الوظيفية كما يلي:

Memory=2ns, ALU=2ns, FPUadd=8ns, FPUmultiply=16n, register file read or write= 1 ns,

ومع إهمال التأخير الزمني للنواخب ووحدة التحكم والتمديد وخطوط التوصيل. فإذا كانت نسب التعليمات في البرنامج المنفذ هي:

Load: 31%, Store: 21%, R-type Inst.: 27%, Branches: 5%, jump: 2%, FP add/ subtract: 7%, FP multiply and divide: 7%.

وبفرض إمكانية جعل دور الساعة مختلفاً T<sub>variable</sub> بحيث كل تعليمة تنفذ خلال دور واحد مقداره الزمن الذي تحتاجه التعليمة ليكتمل تنفيذها، قارن الأداء بين هذه الحالة (الافتراضية) وبين حالة ممر معطيات أحادي الدور بزمن دور ساعة ثابت.

T<sub>fixed</sub>

الحل:

| Total<br>time | FPU<br>mul/div | FPU<br>add/sub | Reg.<br>write | Data<br>Mem | ALU | Reg.<br>read | Inst<br>Mem | التعليمة |
|---------------|----------------|----------------|---------------|-------------|-----|--------------|-------------|----------|
| 8             | 0              | 0              | 1             | 2           | 2   | 1            | 2           | Load     |
| 7             | 0              | 0              | 0             | 2           | 2   | 1            | 2           | Store    |
| 6             | 0              | 0              | 1             | 0           | 2   | 1            | 2           | R-type   |
| 5             | 0              | 0              | 0             | 0           | 2   | 1            | 2           | Branch   |
| 2             | 0              | 0              | 0             | 0           | 0   | 0            | 2           | Jump     |
| 12            | 0              | 8              | 1             | 0           | 0   | 1            | 2           | FPadd    |
| 20            | 16             | 0              | 1             | 0           | 0   | 1            | 2           | FPmul    |

زمن دور الساعة في حالة الدور الثابت هو زمن أطول تعليمة، وفي هذه الحالة فإن أطول تعليمة هي تعليمة الضرب والقسمة لأعداد الفاصلة العائمة، إذاً:

 $T_{\text{fixed-period}} = 20 \text{ns}$ 

زمن دور الساعة الوسطي في حالة الدور المتغير:

$$\begin{split} &\mathsf{T_{var}} = 8 \times 31\% \ + 7 \times 21\% + 6 \times 27\% + 5 \times 5\% + 2 \times 2\% + 12 \times 7\% + 20 \times 7\% \\ &\mathsf{T_{var}} = 2.4 \ + \ 1.47 \ + \ 1.62 \ + \ 0.25 \ + \ 0.04 \ + \ 0.84 \ + \ 1.4 = \ 8.1 \ \text{ns} \\ &\mathsf{performance_{var}/performance_{fixed}} = \mathsf{CPUt_{fixed}/CPUt_{var}} = 20/8.1 \ = \ 2.5 \end{split}$$

# تمارين غير محلولة

التمرين (1-5): وضّح ممر المعطيات على معالج MIPS أحادي الدور عند تنفيذ التعليمة \$12,\$13,\$14 أمستخدمة: and \$12,\$13,\$14 للسجلات المستخدمة: \$12,\$13,\$14 ما هي القيم عند مداخل ومخارج ملف السجلات ووحدة الحساب والمنطق، وما القيمة النهائية التي يتم كتابتها؟ وأين تُكتب؟



التمرين (5-2): وضمّح على ممر المعطيات أحادي الدور التالي ما هي التعديلات المطلوبة لإمكانية تنفيذ تعليمة القفز إلى التعليمة ذات العنوان المخزن في السجل jr rs) علماً أنها من النمط R-Type.

يمكن إضافة خطوط أو نواخب أو تعديل عدد مداخل النواخب عند الحاجة.

ascus



أين يتم حفظ القيم في كل دور م<mark>ن أدوار</mark> التعليمة؟



التمرين (5-4): وضتح مسار المعطيات من أجل معالج MIPS متعدد الأدوار عند تنفيذ التعليمة: jal Label إذا علمت أن عنوان هذه التعليمة هو 0x00400008 وأن عنوان وجهة القفز Label هو 0x00400020.

وحدّد على المخطط المرفق كيفية الحصول على عنوان القفز كاملاً. وما هي القيمة التي يتم كتابتها على ملف السجلات؟



التمرين (5-5): بفرض لدينا برنامج مؤلف من النسب التالية للتعليمات: 22%loads, 11%stores, 49%R-type, 16%branch, 2%jumps يتم تنفيذه على معالج MIPS بممر معطيات متعدد الأدوار MC، المطلوب: احسب CPI الوسطي (بفرض أن كل مرحلة تحتاج دور ساعة واحد).

التمرين (5-6): بفرض أن أزمنة التأخير في ممر المعطيات كانت كما يلي:

زمن النفاذ إلى الذاكرة= ps 190، زمن النفاذ إلى ملف السجلات (قراءة/ كتابة)= زمن النفاذ إلى الداكرة ps المحالب في ALU للتعليمات الأساسية= 190، زمن الحساب في ALU لتعليمات الضرب والقسمة= 550 ps، وبإهمال بقية أزمنة التأخير.

وبفرض أنه يتم تنفيذ برنامج فيه مزيج التعليمات بالنسب التالية:

30% ALU, 15% mult & div, 15% load, 15% store, 15% branch, 10% jump.

#### المطلوب:

أ- ما هو الزمن الفعلي اللازم لتنفيذ كل تعليمة من التعليمات السابقة؟
 ب- ما هو دور الساعة بفرض أن ممر المعطيات أحادي الدور.

ج- بفرض أن ممر المعطيات متعدد الأدوار، وفيه دور الساعة 200 00، وبفرض إمكانية إجراء عمليات الضرب والقسمة خلال عدة أدوار، احسب لكل نوع من التعليمات السابقة، ثم احسب التسريع الحاصل speedup في هذه الحالة مقارنة مع الحالة ب.

Mascu



# القصل السادس

# توسيع الذواكر Memory Expansion

#### مقدمة:

الذاكرة عبارة عن مجموعة خلايا cells للتخزين، كل خلية تخزن بتاً واحداً، وتتألف الذاكرة من مجموعة كلمات words، تمثل الكلمة إما تعليمة أو معطيات من نوع ما، وكل كلمة في الذاكرة لها عنوان فريد unique، ويتم الوصول إلى عنصر معين من الذاكرة عن طريق عنوان الذاكرة، ويسمى العدد الكلي لمواقع الذاكرة التي يمكن عنونتها بفضاء العنونة address space، بينما سعة الذاكرة وكم عدد البتات الكلية التي يمكن تخزينها في هذه الذاكرة. ويتم التعبير عن أبعاد الذاكرة بالشكل البتات الكلية التي يمكن تخزينها في هذه الذاكرة أو طول الذاكرة، أما n فيمثل عرض الذاكرة أو عرض الكلمة في الذاكرة.

العمليات التي يمكن أن تتم على الذاكرة هي القراءة والكتابة لعنصر معطيات معين (مثلاً بت أو بايت أو كلمة.. إلخ).

وفيما يلي الشكل العام للذاكرة، وفيه: كلمة الذاكرة مؤلفة من n بت، عنوان الذاكرة مؤلف من k خط، يمكنه عنونة  $max\ m=2^k$  كلمة في الذاكرة، علماً أن عناوين الذاكرة هي أعداد ثنائية صحيحة موجبة unsigned.



تتم قراءة المعطيات من الذاكرة بوضع العنوان المطلوب على خطوط العنونة، وتفعيل خط التحكم بالقراءة Read وانتظار استقرار المعطيات المراد قراءتها. بينما تتم الكتابة عليها بوضع العنوان المطلوب على خطوط العنونة، ووضع المعطيات المطلوب كتابتها على خطوط المعطيات Data، وتفعيل خط التحكم بالكتابة Write، وغالباً يوجد خط انتقاء لرقاقة الذاكرة Chip Select أو يسمى خط تأهيل Enable، مع خط تحكم واحد يحدد إما عملية القراءة أو الكتابة على الذاكرة Read/ Write. ويبين الجدول التالى دور خطوط التحكم في الذاكرة:

| العملية التي تتم على الذاكرة       | R/W | CS أو E |
|------------------------------------|-----|---------|
| لا يتم أي عملية/ الذاكرة غير مؤهلة | x   | 0       |
| كتابة على الذاكرة                  | 0   | 1       |
| قراءة من الذاكرة                   | 1   | 1       |

ويتتاول هذا الفصل كيفية توسيع الذواكر، أي الحصول على ذاكرة أكبر من عدة ذواكر صغيرة، إما بزيادة عرض كلمة الذاكرة ويسمى توسيع عرضي Expanding ذواكر صغيرة، إما بزيادة عدد أسطر الذاكرة ويسمى توسيع طولي memory width أو بزيادة عدد أسطر الذاكرة ويسمى توسيع طولي memory length، أو باستخدام التوسيع طولاً وعرضاً في نفس الوقت، ويتم ذلك بوصل معين بين خطوط العنونة وخطوط المعطيات وخطوط التحكم حسب التوسيع المطلوب.

والجدول التالي يوضح عرض خط العنونة المؤلف من k بت وما يقابله من عدد كلمات الذاكرة التي يمكن عنونتها به، وتحسب بالعلاقة  $max \ m=2^k$ 

| max m    | (بت) k | max m    | (بت) k | max m   | (بت) k |
|----------|--------|----------|--------|---------|--------|
| 2M       | 21     | 2k       | 11     | 2       | 1      |
| 4M       | 22     | 4k       | 12     | 4       | 2      |
| 8M       | 23     | 8k       | 13     | 8       | 3      |
| 16M      | 24     | 16k      | 14     | 16      | 4      |
| 32M      | 25     | 32k      | 15     | 32      | 5      |
| 64M      | 26     | 64k      | 16     | 64      | 6      |
| 128M     | 27     | 128k     | 17     | 128     | 7      |
| 256M     | 28     | 256k     | 18     | 256     | 8      |
| 512M     | 29     | 512k     | 19     | 512     | 9      |
| 1024M=1G | 30     | 1024k=1M | 20     | 1024=1K | 10     |

amascus

# أمثلة محلولة:

المثال (1-6): احسب عدد خطوط العنونة من أجل ذاكرة بحجم 64K Byte المثال (1-6): احسب عدد خطوط العنونة من Byte إذا علمت أن الكلمة مؤلفة من Byte ، وما هو فضاء العناوين لهذه الذاكرة؟ الحل:

64K Word بما أن الكلمة مؤلفة من Byte ، فإن عدد كلمات الذاكرة هو  $2^{16}=64$  فيلزمها خط عنونة 16، حيث أن  $2^{16}=64$ .

.  $2^{16} - 1 = 65535$  فضاء العناوين من العنوان 0 وحتى

المثال (2-6): ذاكرة مؤلفة من 1Kword، وعرض الكلمة هو 20 بت، ما هو حجم الذاكرة مقدراً بالبايت؟

الحل:

1 Byte = 8 bit =  $2^3$  bit 20\*1K = 20 Kbit=  $20*2^{10}$  bit =  $20*2^7$  Byte= 20\*128Byte = 2560 Byte

المثال (6-3): بفرض أن حجم الذاكرة في نظام حاسوبي هو 32MB، ما عدد البتات اللازمة لعنونة أي بايت في الذاكرة؟

الحل:

32 MB=  $2^5 \times 2^{20} = 2^{25}$  Byte وبالتالى يلزم  $\log_2 2^{25} = 25$  bits وبالتالى يلزم

المثال (4-6): بفرض أن حجم الذاكرة في نظام حاسوبي هو 128MB، وكل كلمة مؤلفة من Byte 8، ما عدد البتات اللازمة لعنونة أي كلمة في الذاكرة؟
الحل:

1 word = 8 Byte =  $2^3$  Byte 128 MB=  $2^7 \times 2^{20}$  Byte =  $2^{27}$  Byte =  $2^{24}$  word وبالنالي يلزم  $\log_2 2^{24} = 24$  bits وبالنالي يلزم

المثال (6-5): بفرض لدينا ذاكرة (2Kx8)، ما هو عدد الكلمات التي يمكن تخزينها في هذه الذاكرة، وكم يلزمها خط عنونة، وما هو الحجم الكلي للذاكرة بالبت؟ الحل:

عدد الكلمات التي يمكن تخزينها في هذه الذاكرة هو 2k أي 2x1024 وتساوي 2x1024 كلمة. يلزم لعنونتها 11 خط عنونة، علماً أن كل كلمة عبارة عن 8 بت أي بايت واحد.

الحجم الكلي للذاكرة بالبت: 2048 x 8 = 16384 bit

M1(5Mx8): أي من الذاكرتين التاليتين تخزن عدد بتات أكثر: M1(5Mx8) أم M2(1Mx16)

الحل:

M1:  $5M \times 8 = 5 \times 1048576 \times 8 = 41 943 040$  bit

M2:  $1M \times 16 = 1048576 \times 16 = 16 777 216$  bit

e, e, littly e, lit

المثال (6-7): يراد تجميع عدة ذواكر سعتها 2Kx8 للحصول على ذاكرة بسعة 8Kx8. كم رقاقة ذاكرة يلزم في هذه الحالة؟ وما عدد خطوط العنونة المطلوبة؟ وما الحجم الكلى للذاكرة الناتجة بالبت؟

# الحل:

يلزمنا 4 رقاقات ذاكرة بسعة 2Kx8، وباستخدام التوسيع طولياً نحصل على

ذاكرة بسعة 8Kx8.

عدد خطوط العنونة للذاكرة الناتجة هو  $\log_2(8k)$  ويساوي 13 خط عنونة. حجم الذاكرة الناتجة:  $8 \times 1024 = 8192$  bit .

المثال (6-8): نود بناء ذاكرة بسعة 16 كلمة، وعرض الكلمة 8 بت، انطلاقاً من ذواكر متوفرة بسعة 4 x 16. ما عدد الذواكر اللازمة، وكيف يتم التوصيل بينها للحصول على المطلوب، علماً أن خطوط المعطيات مشتركة للقراءة والكتابة.

# الحل:

سعة الذواكر المتوفرة 16x4، وسعة الذاكرة المطلوبة 16x8، يتم الحصول عليها بالتوسيع العرضي باستخدام ذاكرتين بسعة 4 x 16، كما في الشكل التالي:



عرض الكلمات في الذاكرة الناتجة هو 8 بت، ونلاحظ أننا استخدمنا كل ذاكرة لتخزين نصف كلمة، الذاكرة MEM0 تخزن البتات الأربعة ذات الأوزان الدنيا في الكلمات، بينما الذاكرة MEM1 تخزن البتات الأربعة ذات الأوزان الدنيا في الكلمات.

عدد الكلمات في الذاكرة الناتجة هو 16 كلمة، يتم عنونتها بأربعة خطوط عنونة A3, A2, A1, A0. وقد تم ربط خطوط العنونة والتحكم للذاكرتين معاً، بينما بقيت خطوط المعطيات منفصلة وبمجموعها حصلنا على عرض الكلمة المطلوبة.

المثال (6−9): نود بناء ذاكرة بسعة 32 كلمة، وعرض الكلمة 4 بت، انطلاقاً من ذواكر متوفرة بسعة 4 x 16، ما عدد الذواكر اللازمة، وكيف يتم التوصيل بينها للحصول على المطلوب، علماً أن خطوط المعطيات مشتركة للقراءة والكتابة.

# الحل:



نحصل على الذاكرة المطلوبة بالتوسيع الطولي (زيادة عدد مواقع الذاكرة) باستخدام ذاكرتين سعة كل منهما 16x4.

مجال العناوين في الذاكرة الناتجة لعنونة 32 كلمة هو من 00000 إلى 11111، ونلاحظ أن:

الذاكرة MEM0 تفعل من أجل مجال العناوين من 00000 إلى 01111. الذاكرة MEM1 تفعل من أجل مجال العناوين من 10000 إلى 11111.

حيث أن خط الانتقاء للذواكر CS يفعل عند1، بينما يتم إرسال cs (يدل وجود الخط فوق CS على أن التفعيل عند 0). ولا يتم تفعيل إلا ذاكرة واحدة فقط من الذاكرتين في الوقت نفسه.

وقد تم ربط خطوط المعطيات للذاكرتين MEMO, MEM1 معاً، بينما تم توصيل خطوط العنونة الأربع A3, A2, A1, A0 إلى مداخل عنونة كل من الذاكرتين، أما خط العنونة A4 فيتم وصله إلى مدخل الانتقاء CS للذاكرتين، لإحدى الذاكرتين مع استخدام عاكس، وللأخرى بدون استخدامه، وبذلك يمكن الوصول إلى كامل العناوين في فضاء العنونة المتاح.

ملحظة: يمكن استخدام مفكك ترميز Decoder مدخله هو خط العنونة A4 وله مخرجان يوصل كل منهما إلى إحدى الذاكرتين المستخدمتين:



المثال (6-10): نود بناء ذاكرة بسعة 64K x 16 RAM انطلاقاً من ذواكر بسعة 64K x 16 RAM علماً أن مداخل المعطيات منفصلة عن مخارجها، وضبح طريقة التوصيل.

#### الحل:



المثال (6-11): نود بناء ذاكرة بسعة 1Kx8 انطلاقاً من ذواكر بسعة 1Kx1، كم عدد الذواكر التي نحتاجها، وكيف يتم التوصيل بينها –علماً أن مداخل المعطيات منفصلة عن مخارجها-؟

#### الحل:

نحتاج إلى 8 ذواكر بسعة 1Kx1 للحصول على ذاكرة 1Kx8، باستخدام التوسيع العرضي، وذلك بربط خطوط العنونة و خطوط التحكم معاً لكافة الذواكر، وبتجميع خطوط المعطيات جنباً إلى جنب concatenation للحصول على العرض المطلوب وهو 8 بت.

والشكل التالي يوضح طريقة توصيل الذواكر للحصول على الذاكرة المطلوبة:



المثال (6-12): بفرض لدينا 4 ذواكر بسعة 64Kx8 يُراد الحصول منها على أطول ذاكرة ممكنة، وضح طريقة التوصيل، وما هو عدد خطوط العنونة والمعطيات وفضاء العناوين لكل من الذواكر المستخدمة وللذاكرة الناتجة.

#### الحل:

عدد خطوط العنونة للذواكر المستخدمة هو 16 خط، وعرض كلماتها هو 8 بت.

نستخدم التوسيع طولاً للحصول على أكبر عدد مواقع في الذاكرة، انطلاقاً من الذواكر الأربعة ذات السعة 64Kx8، فنحصل على ذاكرة بسعة 256Kx8 عرض الكلمة فيها 8 بت، وعدد خطوط عنونتها 18 خط.

يتم إدخال خطوط العنونة ذات الأوزان العليا وهي في حالتنا A16, A17 إلى مفكك ترميز Decoder، وتوصل مخارجه إلى مداخل الانتقاء للذواكر الأربعة، بينما يتم وصل بقية خطوط العنونة A0..A15 إلى مداخل العنونة للذواكر الأربعة.



#### عند طلب عنوان ضمن المجال من:

000 0000 0000 0000 0000 وحتى 1111 1111 1111 1111 1111 1111 1111

المثال (6-13): نود بناء ذاكرة بسعة 32 1M نطلاقاً من ذواكر بسعة 512Kx16، كم عدد الذواكر التي نحتاجها، ارسم المخطط الصندوقي للتوصيل. الحل:

# يلزمنا 4 ذواكر للحصول على الذاكرة المطلوبة، يتم تجميع M0,M2 عرضاً،

M1,M3 عرضاً، ثم تجميع الذاكرتين الناتجتين طولاً للحصول على الذاكرة المطلوبة: A19 Decoder (1x2)CS CS M2(512Kx16) M0(512Kx16) 16 En CS Addr. Addr. **Data** Data amasc CS CS M1(512Kx16) M3(512Kx16) 19 Addr. Addr. **Data Data** 

140

إذا كان العنوان المطلوب من المجال 0000 0000 0000 0000 0000 المجال 1111 1111 المطلوب من المجال 1111 المطلوب من المجال 1111 المطلوب معاً.

أما إذا كان العنوان المطلوب من المجال 0000 0000 0000 0000 0000 المجال 1000 0000 0000 المجال 1111 1111 ا1111 فيتم تفعيل الذاكرتين M1,M3 معاً.

المثال (6–14): ما هو عدد رقاقات الذاكرة ROM ذات السعة 256x8 اللازمة للحصول على ذاكرة بسعة 4000 بايت؟ وكم عدد خطوط العنونة اللازمة للوصول إلى الذاكرة الناتجة؟ وما عدد خطوط العنونة المشتركة بين جميع هذه الرقاقات؟

#### الحل:

حساب عدد رقاقات الذاكرة اللازمة<mark>:</mark>

 $4000 \text{ Byte} \approx 4 \text{K Byte} = 2^2 \times 2^{10} = 2^{12} \text{ Byte}$ 

ROM size = 256 Byte =  $2^8$  Byte

No. of ROM chip =  $2^{12} / 2^8 = 2^4 = 16$  chip

عدد خطوط العنونة اللازمة للوصول إلى الذاكرة الناتجة (بحجم 4KB)= 12 خط. عدد خطوط العنونة المشتركة بين جميع الرقاقات (حسب حجم الرقاقة الواحدة)= 8 خط عنونة.

المثال (6-15): بفرض لدينا الذواكر التالية:

 $M1(0.5k \times 16)$  ,  $M2(0.5k \times 16)$  ,  $M3(1k \times 16)$  ,  $M4(1k \times 16)$  ,  $M5(1k \times 16)$  ,  $M6(2k \times 32)$ .

ما هي طريقة التوصيل المتبعة للحصول على ذاكرة بسعة 32 \*4k؛

#### الحل:

ivers

للتبسيط نقوم بتجميع كل ذاكرتين معاً إلى أن نحصل على الذاكرة بالسعة المطلوبة 32\*4k:

بالتوسيع الطولي للذاكرتين M1(0.5k x16), M2(0.5k x16) نحصل على الذاكرة بسعة (1k x16).

بالتوسيع العرضي للذاكرتين (1k x16), M4(1k x16 نحصل على ذاكرة بالتوسيع العرضي للذاكرتين (1k x16), M8(1k x32)

بالتوسيع العرضي للذاكرتين (1k x16), M5(1k x16) نحصل على ذاكرة بسعة (1k x32). M9(1k x32)

بالتوسيع الطولي للذاكرتين (1k x32), M8(1k x32) نحصل على ذاكرة بسعة (2k x32). بسعة (2k x32).

بالتوسيع الطولي للذاكرتين M6(2k x32), M10(2k x32) نحصل على ذاكرة بسعة (4k x32) وهو المطلوب.

وقد تعرفنا على طريقة رسم المخطط الصندوقي في حالات التوسيع طولاً أو عرضاً من خلال الأمثلة المحلولة السابقة.

amascu

# تمارين غير محلولة

التمرین (6-1): بفرض نظام ذاکرة فیه 32 خط معطیات، و 20 خط عنونة، احسب کلاً مما یلی:

- 1- عدد مواقع الذاكرة التي يمكن عنونتها.
  - 2- عرض الذاكرة.
  - 3- طول الذاكرة.
  - 4- سعة الذاكرة بالبايت.
    - 5- سعة الذاكرة بالبت.

التمرین (6-2): بفرض ذاکرة فیها 2 خط عنونة فقط، و 2 خط معطیات، ما عدد البتات التی یمکن تخزینها فی هذه الذاکرة؟

التمرين (6-3): كم عدد الذواكر ذات السعة (128x8) اللازمة للحصول على ذاكرة بسعة 1096x16 وما هي طريقة التجميع المتبعة؟ ارسم المخطط الصندوقي للتوصيل.

التمرين (6-4): المطلوب بناء ذاكرة بسعة 32k word، بسعة كلمة 16 بت، ويتوفر لدينا العديد من الذواكر بالسعات التالية: 32kx4bits ،16kx8bits، مع الذواكر المتوفرة للحصول على الذاكرة المطلوبة، مع رسم المخطط الصندوقي للتوصيل.

التمرين (6-5): بفرض أنه يتوفر لدينا 8 ذواكر سعة كل منها 32 × 16K بنا المطلوب توضيح طريقة تجميع هذه الذواكر ورسم المخطط الصندوقي للتوصيل بينها وحساب سعة الذاكرة الناتجة في الحالتين التاليتين:

أ- للحصول على ذاكرة بأعرض كلمة معطيات ممكنة.

ب- للحصول على ذاكرة بأكثر عدد كلمات ممكن.

التمرين (6-6): بفرض نظام حاسوبي فيه خط العنونة مؤلف من 10 بت، وعرض خط المعطيات 1Byte، ويراد الحصول على كامل فضاء العناوين الممكن باستخدام رقاقات ذواكر بسعة 128x8.

# المطلوب:

أ- ما هو عدد الرقاقات التي نحتاجها للحصول على الذاكرة المطلوبة؟

ب- ارسم مخططاً صندوقياً لطريقة التوصيل مع توضيح عدد خطوط العنونة والمعطيات للذواكر، وما هي مداخل ومخارج مفكك الترميز المستخدم؟

ج- أعد الطلبين (أ و ب) بفرض أن عرض خط المعطيات هو 2Byte بدل .1Byte

masci

## ملحق

# دلیل التعامل مع برنامج محاکاة معالج MIPS

### مقدمة:

برنامج MARS هو برنامج محاكاة لتنفيذ البرامج المكتوبة بلغة التجميع Assembly من أجل معالجات MIPS، وهو اختصار للعبارة Assembler and Runtime Simulator، فهو إذا مجمّع وبنفس الوقت برنامج محاكاة لمعالج MIPS وقت التنفيذ.

دخل برنامج المحاكاة هو برنامج بلغة التجميع وخرجه هو نتيجة تتفيذ البرنامج. ويمكن تحميل برنامج المحاكاة MARS من العنوان التالي:

www.cs.missouristate.edu/MARS

حيث تتوفر نسخ من البرنامج لكل من أنظمة التشغيل Linux ، Windows، Mac..إلخ، وهو مكتوب بلغة جافا، ويلزم توفر الإصدار 1.5 (أو ما بعده) من SDK J2SE Java على الجهاز حتى يعمل البرنامج، ويتم توزيعه على شكل ملف JAR قابل للتنفيذ.

بالنقر المزدوج على الأيقونة Mars\_.jar تظهر واجهة البرنامج الرسومية كما في الشكل التالي: amascu

Univers



القوائم والأيقونات: تستخدم للتحكم بمحرر النصوص، المجمّع Assembler، وبرنامج محاكاة MIPS. ونلاحظ أن أغلب عناصر القوائم لها أيقونات مقابلة في شريط الأدوات، أو اختصارات للوحة المفاتيح.

التحرير والتنفيذ: يستخدم التبويب Edit لكتابة وتعديل ملفات الشيفرة المصدرية المكتوبة بلغة التجميع، أما التبويب Execute فيستخدم لعرض الشيفرة بلغة الآلة وتنفيذ البرنامج وفحص محتوى ذاكرة المعطيات.

تبويب رسائل برنامج MARS، وتبويب دخل/ خرج التنفيذ: تعرض رسائل أخطاء المجمّع، وأخطاء النتفيذ، ورسائل مختلفة عن حالة المحاكي، وعند الضغط على رسالة الخطأ يتم تحديد السطر الذي يحوي هذا الخطأ في محرر النصوص. ويعرض التبويب الثاني قيم الدخل والخرج أثناء تنفيذ البرنامج والتي تتتج عن تعليمات استدعاء النظام.

السجلات: وفيها ثلاثة تبويبات، تبويب RegisterS: وفيه سجلات الأعداد الصحيحة من 50 وحتى 31\$، وعداد البرنامج PC، والسجلان Hi,Lo المستخدمة في تعليمات الضرب والقسمة، والتبويب Coproc0 وفيه سجلات الاستثناءات والمقاطعات، والتبويب Coproc1 وفيه سجلات الأعداد ذات الفاصلة العائمة.

عند تتفيذ برنامج ما فإن بإمكانه الوصول إلى ثلاث مناطق من الذاكرة:

1- مقطع النص Text ويبدأ من العنوان 0x00400000 وبالتالي فإن عداد البرنامج PC يبدأ في جلب التعليمات وتنفيذ البرامج من هذا العنوان. ونستخدم هنا لفظ Text للتعبير عن البرنامج المكتوب بلغة الآلة (أصفار وواحدات) بدل استخدام لفظ Program المستعمل في لغات البرمجة عالية المستوى.

2− مقطع المعطيات Data: يحوي المتحولات العامة والثوابت المحرفية والمعطيات، ويبدأ من العنوان 10010000×0.

3- المكدس Stack. −3



والشكل التالي يظهر واجهة التنفيذ Execute:





مقطع المعطيات Data Segment

مقطع النص Text: يعرض تعليمات البرامج بلغة الآلة وبلغة التجميع، ويسمح باستخدام نقاط التوقف breakpoints، ويميز التعليمة التالية التي سيتم جلبها وتنفيذها باللون الأصفر.

مقطع المعطيات Data: يظهر محتوى ذاكرة المعطيات، كل ثمان كلمات في سطر، ويمكن استخدام هذه النافذة لفحص مقطع data. والمكدس stack.

التسميات Labels: تعرض كل التسميات المستخدمة في البرنامج مع عناوينها المقابلة. وبالضغط على أية تسمية label أو العنوان المقابل لها يظهر محتوى هذا العنوان في مقطع المعطيات أو مقطع النص.

وفيما يلي بعض الأيقونات الهامة المستخدمة لتنفيذ البرامج:



## 1- الأزرار التي تكون مفعلة خارج فترة تتفيذ البرنامج:



# 2- الأزرار التي تكون مفعلة أثناء تنفيذ البرنامج:



الأيقونة Assemble: تستخدم عادة في تبويب التحرير Edit، تطلب ترجمة الشيفرة بلغة التجميع Assembly إلى لغة الآلة machine language، بحيث يمكن تنفيذ الشيفرة في التبويب Execute. وإذا كنت تستخدم محرر نصوص خارجياً لكتابة البرامج بلغة التجميع فيمكن اختيار تجميع الملف تلقائياً حالما يتم فتحه، وذلك من خلال قائمة الإعدادات Settings.

الأيقونة Run: تستخدم لتتفيذ البرنامج الذي تم تجميعه، أو لمتابعة تنفيذ برنامج تم الأيقونة المتابعة المؤلفة بنقطة توقف breakpoint أو التوقف المؤقت Pause.

الأيقونة Single-Step: تتفذ التعليمة التالية ثم يتوقف التنفيذ مؤقتاً.

الأيقونة Undo: للتراجع عن آخر تعليمة تم تنفيذها وإبطال التغييرات الحاصلة في السجلات والذاكرة، وهذه الميزة مفيدة جداً في برنامج المحاكاة، ولا تتوفر عموماً في المعالجات الحقيقية.

الأيقونة Reset: تعيد السجلات والذاكرة إلى قيمها الابتدائية.

الأيقونة Help: تفتح نافذة للمساعدة في استخدام برنامج المحاكاة MARS ومساعدة في لغة التجميع MIPS.

الأيقونة Pause : توقف البرنامج الذي يتم تنفيذه، وتفيد في حالة إمكانية دخول

البرنامج في حلقة غير منتهية.

الأيقونة Stop: تنهى البرنامج الذي يتم تنفيذه.

استدعاءات النظام kernelSpace: ينقسم نظام التشغيل المستخدم المستخدم المستخدم المعادد المستخدم الموادة فهو الجزء الذي يتعامل مع العتاد userSpace النواة فهو الجزء الذي يتعامل مع العتاد userSpace مباشرة، بينما فضاء المستخدم فيشمل البرامج التي يعمل عليها المستخدم، وعادةً فإن مباشرة، بينما فضاء المستخدم فيشمل البرامج التي يعمل عليها المستخدم، وعادةً فإن العرامج المستخدم المستخدم المعاديات بالقراءة والكتابة مباشرة من الطرفيات، ولا الوصول إلى نظام الملفات، أو العتاد، وإنما بإمكانها فقط النفاذ إلى السجلات والذاكرة المخصصة للبرنامج. فإن كان هناك برنامج يريد الوصول إلى جزء ما من العتاد مثل قراءة ملف، وهذا البرنامج موجود في فضاء المستخدم فإنه لا يستطيع أن يصل إلى القرص الصلب Hard disk مباشرة، بل عليه أن يقوم بعمل استدعاء نظام التشغيل بما يريد (وذلك حسب نظام المستدة إلى السجل VV\$)، وبالتالي يقوم البرنامج بتسليم الدفة لنظام التشغيل الذي بدوره يقوم بالتحول إلى فضاء النواة لإحضار المطلوب ثم العودة مرة أخرى إلى البرنامج. ويوفر برنامج المحاكاة MARS مجموعة من الخدمات services التي يقوم بها نظام التشغيل عن طريق استدعاءات النظام المستخدمة:

| الخدمة<br>Service | الاستدعاء<br>SysCall | المعاملات<br>Arguments   | النتيجة<br>Result |
|-------------------|----------------------|--------------------------|-------------------|
| Print int         | Stor                 | \$a() = integer to print | 101               |
| Print float       | 2                    | \$f12 = float to print   |                   |
| Print double      | 3                    | \$f12 = double to print  |                   |

| Print string               | 4               | \$a0=start address of<br>the null-terminated<br>string to print                        |                               |
|----------------------------|-----------------|----------------------------------------------------------------------------------------|-------------------------------|
| Read integer               | 5               | Hi                                                                                     | \$v() contains integer read   |
| Read float                 | 6               |                                                                                        | \$f() contains float read     |
| Read double                | 7               | J V                                                                                    | \$f() contains double read    |
| Read string                | 8               | \$a0 = address of input<br>buffer<br>\$a1 = maximum<br>number of characters<br>to read |                               |
| Exit (terminate execution) | 10              |                                                                                        | 11:71                         |
| Print character            | 11              | \$a() = character to print                                                             |                               |
| Read<br>character          | S <sup>12</sup> | is I Ini                                                                               | \$v() contains character read |

# كيفية استخدام خدمات النظام SYSCALL:

1- تحميل رقم استدعاء النظام في السجل ٧٥\$.

2- تحميل قيم المعاملات - إن وجدت- في سجلات المعاملات مثل السجلات -2 ... إلخ ... إلخ

.SYSCALL كتابة تعليمة استدعاء النظام وهي -3

مثلاً لطباعة العدد 100 على الشاشة:

li \$v0, 1

li \$a0, 100

syscall

أما لقراءة عدد مدخل من لوحة المفاتيح نكتب:

li \$v0, 5

syscall

# \$v0= input value

ولطباعة رسالة معينة msg:

li \$v0, 4

la \$a0, msg

syscall

ولإنهاء البرنامج:

li \$v0, 10 syscall

'ascu

### أمثلة محلولة:

المثال الأول: برنامج بلغة التجميع MIPS يضع عددين صحيحين في سجلين ثم يجمعهما معاً.

## Program to add two plus three

.text

.globl main

main:

ori \$8,\$0,0x2 # put two into register 8

ori \$9,\$0,0x3 # put three into register 9

add \$10,\$8,\$9 # add register 8 and 9, put result in 10

li \$v0,10

syscall

## End of file

- انسخ تعليمات البرنامج السابق إلى محرر النصوص واحفظه باسم.addtwo.asm
  - •قم بتجميع البرنامج بالضغط على الأيقونة كالله الله الأيقونة المالة الما
- بعد الضغط على أيقونة التنفيذ نلاحظ تغير محتوى السجلات \$8,\$9,\$10 والتي تقابل على التوالي \$10,\$t1,\$t2 كما هو موضح في نافذة السجلات في الشكل التالي:

| _      |          |          |  |  |  |  |  |
|--------|----------|----------|--|--|--|--|--|
| Coproc | Coproc 0 |          |  |  |  |  |  |
| Regist | ters     | Coproc 1 |  |  |  |  |  |
| Name   | Number   | Value    |  |  |  |  |  |
| \$zero | 0        | 0        |  |  |  |  |  |
| \$at   | 1        | 0        |  |  |  |  |  |
| \$v0   | 2        | 10       |  |  |  |  |  |
| \$v1   | 3        | 0        |  |  |  |  |  |
| \$a0   | 4        | 0        |  |  |  |  |  |
| \$a1   | 5        | 0        |  |  |  |  |  |
| \$a2   | 6        | 0        |  |  |  |  |  |
| \$a3   | 7        | 0        |  |  |  |  |  |
| \$t0   | 8        | 2        |  |  |  |  |  |
| \$t1   | 9        | 3        |  |  |  |  |  |
| \$t2   | 10       | 5        |  |  |  |  |  |
| \$t3   | 11       | 0        |  |  |  |  |  |
| c+1    | 12       | 0        |  |  |  |  |  |

## وبالعودة إلى أسطر البرنامج فإن:

- الإشارة # تعني أن ما بعدها عبارة عن تعليق، وبالتالي فإن كل ما هو موجود في السطر على يمينها سيتم تجاهله من قبل المجمّع assembler ولا يتم تحويله لأية تعليمة آلة.
- text : وهي عبارة عن توجيه يخبر المجمّع بأن الأسطر التالية هي عبارة عن ملف مصدري "text." للبرنامج، ولا يتم تحويل هذه الكلمة إلى أي مقابل بلغة الآلة.
- globl main. : وهو توجيه آخر بأن المعرّف main سيتم استخدامه (بشكل شمولي globally) خارج الملف المصدري، بمعنى أن عدة ملفات مصدرية يمكنها استخدام هذا الرمز للإشارة إلى نفس الموضع في مكان التخزين، مع الانتباه إلى أنه يُكتب global وليس global !.
- -السطر main: يعرّف عنواناً رمزياً symbolic address وهو عبارة عن رمز لعنوان موقع في الذاكرة تبدأ عنده تعليمات البرنامج، حيث أن استخدام العنوان الرمزي أسهل بكثير من استخدام العنوان العددي، وبالعنوان الرمزي فإن المبرمج يشير إلى مواقع الذاكرة بالاسم ويدع المجمّع assembler يقوم بإيجاد العنوان العددي المقابل.

- -الأسطر الفارغة يتم تجاهلها.
- -التعليمة الأولى في البرنامج تضع القيمة 2 في السجل 88 (تُمثل الأعداد على 32 بت).
  - -والتعليمة الثانية تضع القيمة 3 في السجل 9\$.
- -أما التعليمة الأخيرة فهي تجمع محتوى السجلين 8\$ و 9\$ وتضع الناتج في 10\$.
- -السطران الأخيران من البرنامج يتضمنان استدعاء نظام System Call للخروج exit من البرنامج، وهذا يقابل return 0 في لغة ++C/C.
- بعد تجميع البرنامج إن وجد فيه أخطاء فإن برنامج المحاكاة سيعرض رسائل الأخطاء أسفل الشاشة تحت التبويب MARS messages، وعندها تحتاج لتصحيح الأخطاء في محرر النصوص، وحفظ التعديلات، ثم إعادة تجميع البرنامج ثم تنفيذه.
- يمكن اختيار تنفيذ البرنامج تعليمة تعليمة وذلك بالضغط على الأيقونة أو بالضغط المتكرر على المفتاح F7 لتنفيذ كل تعليمة على حدة، حتى تصل إلى تنفيذ التعليمة \$8,\$0,0x2 منة (على Ori \$8,\$0,0x2 بالقيمة على في لوحة التعليمة في في السجلات تغير قيمة السجل 88 لتصبح 2، ونلاحظ أن تمثيل هذه التعليمة بلغة الآلة يقابل: 0x34080002 كما هو موضح بجانب التعليمة في مقطع النص، وبالضغط على F7 مرة أخرى ينتقل عداد البرنامج إلى التعليمة التالية \$9,\$0,0x3 مرة أخرى نجد أن السجل أيضاً تغير قيمة السجل 98 لتصبح 3. ثم بالضغط على F7 مرة أخرى نجد أن السجل \$10 أصبح يحوي حاصل جمع العددين:

 $0 \times 0000002 + 0 \times 0000003 = 0 \times 0000005$ 

الشكل التالي يوضح مقطعي النص والمعطيات في الذاكرة، ونلاحظ أن محتوى الذاكرة لم يتم عليه أي تعديل:



بعد تجميع البرنامج يمكن اختيار تنفيذ البرنامج من بدايته إلى نقطة توقف break-point عند تعليمة معينة ولتكن تعليمة 9,\$0,0x3 بوضع إشارة √ في المربع قبل التعليمة، كما بالشكل التالي:

| Te:  | xt Segment |            |                          |    |                  |
|------|------------|------------|--------------------------|----|------------------|
| Bkpt | Address    | Code       | Basic                    |    |                  |
|      | 0x00400000 | 0x34080002 | ori \$8,\$0,0x00000002   | 5: | ori \$8,\$0,0x2  |
| V    | 0x00400004 | 0x34090003 | ori \$9,\$0,0x00000003   | 6: | ori \$9,\$0,0x3  |
|      | 0x00400008 | 0x01095020 | add \$10,\$8,\$9         | 7: | add \$10,\$8,\$9 |
|      | 0x0040000c | 0x2402000a | addiu \$2,\$0,0x0000000a | 8: | li \$v0,10       |
|      | 0x00400010 | 0x0000000c | syscall                  | 9: | syscall          |

وعند إعطاء أمر تنفيذ البرنامج سيتم تنفيذ التعليمة 8,\$0,0x2 وتتعدل قيمة السجل 8\$ لتصبح 2، بينما يتوقف التنفيذ عند التعليمة التالية لها وهي التعليمة: ori \$9,\$0,0x3 وبالتالي لا تنفذ التعليمة ولا تتعدل قيمة السجل 9\$ إلى أن يتم الضغط على أيقونة التنفيذ أو أيقونة التنفيذ خطوة خطوة [].

- يمكن إظهار محتوى السجلات والذاكرة والعناوين بالقيم الست عشرية من خلال قائمة الإعدادات.

- لإنهاء البرنامج نستخدم استدعاء النظام التالي في نهاية البرنامج:

li \$v0,10

syscall

وفي المعالج الحقيقي عندما يصل المعالج إلى نهاية تنفيذ البرنامج فإنه يعيد التحكم إلى نظام التشغيل.

المثال الثاني: برنامج بلغة التجميع MIPS يطلب من المستخدم إدخال عددين صحيحين فيقوم بجمعهما وطباعة النتيجة على الشاشة.

افتح محرر النصوص وانسخ إليه نص البرنامج التالي ثم احفظه باسم add2.asm.

.data

msg0: .asciiz "Adding numbers:\n"

msg1: .asciiz "A?"

msg2: .asciiz "B?"

result: .asciiz "Sum ="

newline: .asciiz "\n"

.text

.globl main

main:

# Print "Adding numbers\n"

la \$a0, msg0

li \$v0, 4

```
syscall
#Print "A?"
      la $a0, msg1
      li $v0, 4
      syscall
#Get the value for A (store in $v0)
      li $v0, 5
      syscall
#Move $v0 to $t0: $t0 = 0 + $v0
      add $t0, $zero, $v0
#Print "B?"
      la $a0, msg2
      li $v0, 4
      syscall
#Get the value for B (store in $v0)
      li $v0, 5
      syscall
#Add A and B: t0 = t0 + v0
      add $t0, $t0, $v0
#Print "The sum is"
      la $a0, result
```

li \$v0, 4
syscall

#Print result (\$t0 is the result)
add \$a0, \$zero, \$t0
li \$v0, 1
syscall

#Print a new line
la \$a0, newline
li \$v0, 4
syscall

#Terminate the program

li \$v0, 10

syscall

بعد تجميع الملف add2.asm وإعطاء أمر التنفيذ Run نلاحظ في نافذة الدخل/ الخرج رسائل تطلب من المستخدم إدخال قيمة كل من العددين الصحيحين A,B وبعدها تتم طباعة ناتج جمعهما كما في الشكل التالي:



وبالعودة إلى أسطر البرنامج فإن: التوجيه data. يعني بداية مقطع ذاكرة المعطيات، التوجيه word. يعني: ضع عدداً صحيحاً (مؤلفاً من 32 بت وبطريقة

الإتمام الثنائي) هنا. وبشكل افتراضي فإن التعبير عن الأعداد الصحيحة يتم حسب التمثيل العشري base 10، وبالتالي عند كتابة: word 17. فإن المجمع يحول العدد (17) إلى المكافئ الثنائي، أما إذا أردت إعطاء القيم بالتمثيل الست عشري word 0x11 فيمكن كتابة word 0x11.

يتم التصريح عن المتحولات المستخدمة في البرنامج "variables" تحت السطر data. حيث أن المتحولات مخزنة في ذاكرة المعطيات، مع العلم أن العمليات الحسابية والمنطقية في معالجات MIPS يمكن انجازها باستخدام السجلات فقط، وهذا يعني أنه لا يمكن تغيير قيم المتحولات مباشرةً بل لا بد من نقل هذه القيم من الذاكرة إلى سجلات المعالج لإجراء العمليات المطلوبة. ويتم التصريح عنها كما يلي:

<variableName>: .<dataType> <initialValue>

# والجدول التالي يبين أمثلة عن بعض أنماط المعطيات:

| اسم     | نمط      | القيمة الابتدائية | ملاحظات                                                         |
|---------|----------|-------------------|-----------------------------------------------------------------|
| المتحول | المعطيات |                   | 0/10                                                            |
| var1:   | .word    | 12                | # A word consists of 4 bytes, the same as int var1=12 in C++    |
| array1: | .word    | 1,2,3,4,5         | # same as int a[5]= {1,2,3,4,5} in C++, reserve space for words |

|         |                         |                                                  | and store 1,2,3,4,5 in them                                                                     |
|---------|-------------------------|--------------------------------------------------|-------------------------------------------------------------------------------------------------|
| Array2: | .word                   | 2 4 6                                            | # same as int a[3] = {2,4,6} in C++                                                             |
| Array3: | .word                   | 0:6                                              | # same as int a[6]= $\{0,0,0,0,0,0,0\}$ in C++                                                  |
| Str1:   | .byte<br>.byte<br>.byte | 0x32 # '2'<br>0x4a # 'J'<br>0 # '\0'<br>in ASCII | # String type is array of char, each char is a byte, same as char Str1[3]={'2','J','\0'} in C++ |
| Str2:   | .asciiz                 | "2 <b>J</b> "                                    | # NULL terminated string Equivalent to Str1                                                     |
| Str3:   | .ascii                  | "2J"                                             | # insert Ascii string into next few bytes of memory, without null byte at end                   |
| 47      | .space                  | Cus                                              | # reserve space for n bytes of memory                                                           |

المثال الثالث: فيما يلي مثال يوضح كيف يمكن تخزين المعطيات في مقطع المعطيات data :

.data

X: .word 1 2 3 # like int  $X[3] = \{1,2,3\}$ ; in C++

String1: .asciiz "AB" # same as string String1 = "AB"

Y: .byte  $\ 67\ \ 68\ \ 0\ \ \#$  This is the same as string "CD" ,

# 0 is treated as end of string symbol

.text

main:

li \$v0,10

syscall

عند تتفيذ البرنامج واستعراض محتوى ذاكرة المعطيات نجد فيها أماكن توضع المتحولات كالتالي:

| X       |           | X + 4     |           |           |   |  |    |
|---------|-----------|-----------|-----------|-----------|---|--|----|
| 1       |           |           |           | 2         |   |  |    |
| String1 | String1+1 | String1+2 | String1+3 | String1+4 |   |  | d. |
| 65      | 66        | 0         | 67        | 68        | 0 |  |    |

والشكل التالي يوضح توضع المعطيات السابقة في مقطع ذاكرة المعطيات:



وفي حال تفعيل خيار ASCII في هذه النافذة تظهر الأحرف A,B,C,D في الذاكرة بدل القيم السابقة وهي التمثيل الست عشري للأحرف حسب ASCII:

| Data Segment |             |             |             |             |               |               |
|--------------|-------------|-------------|-------------|-------------|---------------|---------------|
| Address      | Value (+0)  | Value (+4)  | Value (+8)  | Value (+c)  | Value (+10)   | Value (+14)   |
| 0x10010000   | \0 \0 \0 .  | \0 \0 \0 .  | \0 \0 \0 .  | C\0 BA      | را ۱۵/ ۱۵/ ۱۵ | 0 \ 0 \ 0 \ 0 |
| 0x10010020   | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0   | \0 \0 \0 \0   |

نلاحظ من الشكلين السابقين بأن كل متحول من نمط المعطيات word يحجز 4 بايت، وبأنه يتم تخزين العناصر من مصفوفة الكلمات word array بشكل متعاقب، وأن النمط "asciiz" يكافئ مصفوفة من نمط byte (أو char في لغة ++)، وأن قيمة ASCII لكل محرف يتم تخزينها في الذاكرة بشكل متعاقب.

وفيما يلي جدول يبين تمثيل المحارف باستخدام ترميز ASCII، كل محرف مرمز على 8 بت. ويظهر الجدول القيم بالنظام الست عشري hex. رأس العمود يعطي الخانة العليا من القيمة ممثلين يعطي الخانة العليا من القيمة ممثلين بالترميز hex. فمثلاً المحرف 'K' نجد أن رأس العمود له هو B ورأس السطر له هو 4 بالترميز hex وبالتالي تمثيل القيمة 'K' في ترميز ASCII هو Ox4B هو Ox4B أو ثنائياً 1010 0100. وبالمثل فإن تمثيل القيمة 'A' في ترميز ASCII هو Ox4I وعشرياً 65. وقد تم كتابة محارف التحكم بأحرف كبيرة مثل: (SP(space)، (SP(space) تحكم. CR return) وعملياً فالمسافة SP حرف مطبوع وليس محرف تحكم.

|   | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   | 8   | 9  | Α   | В   | С  | D   | E  | F   |
|---|-----|-----|-----|-----|-----|-----|-----|-----|-----|----|-----|-----|----|-----|----|-----|
| 0 | NUL | SOH | STX | ETX | EOT | ENQ | ACK | BEL | BS  | НТ | LF  | VT  | FF | CR  | so | SI  |
| 1 | DLE | DC1 | DC2 | DC3 | DC4 | NAK | SYN | ЕТВ | CAN | EM | SUB | ESC | FS | GS  | RS | US  |
| 2 | SP  | 4   |     | #   | \$  | %   | &   |     | (   | )  | *   | +   | ,  | -,0 | ď  | 1   |
| 3 | 0   | 1.  | 2   | 3   | 4   | 5   | 6   | 7   | 8   | 9  | 10  | ;   | <  | à   | >  | ?   |
| 4 | @   | Α   | В   | С   | D   | E   | F   | G   | н   | 1  | J   | К   | L  | M   | N  | 0   |
| 5 | Р   | Q   | R   | S   | Т   | U   | V   | W   | x   | Υ  | Z   | [   | ١  | ]   | ۸  | -   |
| 6 | •   | Α   | b   | С   | d   | е   | f   | g   | h   | i  | j   | k   | I  | m   | n  | 0   |
| 7 | р   | Q   | r   | s   | t   | u   | V   | w   | x   | у  | z   | {   | I  | }   | ~  | DEL |

# المثال الرابع: برنامج بلغة التجميع MIPS لطباعة العبارة Hello World:

```
// C++ version
      --- Data Segment --
                                     // declare the string mesg
.data
# declare the string mesg
       .asciiz "Hello World\n"
                                    char msg[] = {'H','e','l','l','o',' ',
msg:
                                                 'W','o','r','l','d','\n','\0'}
#---- Text Segment
 .text
                                    // main is the default starting point of
                                    the program
# main is the default starting
point of a MIP program
                                    void main() {
   main:
# Execute the "print str" syscall
                                       cout << msg;
      li $v0, 4
                                       exit();
      la $a0, msg
      syscall
# Execute the "exit" system call
      li $v0, 10
      syscall
```

قم أولاً باختيار التبويب Edit، ثم اختر من قائمة File إنشاء ملف جديد

New، اختر اسم الملف مثلاً hello.asm.

اكتب تعليمات MIPS السابقة (في العمود الأيسر من الجدول) واحفظ هذه التعديلات من القائمة File الخيار Save. وهذا توضيح سريع لعمل التعليمات:

السطر 2: يتم إعداد سلسلة محارف متوضعة في مقطع المعطيات Data. الأسطر 4،5،6 : تعليمات لطباعة سلسة المحارف السابقة.

السطران 7،8: تعليمات يستخدمها البرنامج للخروج من البرنامج.

اضغط على أيقونة التجميع Assemble، وإن كان هناك أي خطأ مطبعي فستظهر رسائل خطأ في تبويب الرسائل أسفل الشاشة، وعندها يمكنك تصحيح الخطأ وإعادة الضغط على الأيقونة Assemble، عندها يتم عرض تبويب التنفيذ Execute، ونلاحظ تحت هذا التبويب:

مقطع الن<mark>ص Text segment وفيه:</mark>

العمود Address: يحوي عنوان الذاكرة بالتمثيل Hex.

العمود Code: وفيه التعليمات بلغة الآلة بالتمثيل Hex.

العمود Source: وفيه التعليمات بلغة التجميع والتي تم كتابتها في المحرر.

نلاحظ أن التعليمة الهي تعليمة زائفة pseudo، فيقوم المجمّع بتوليد تعليمتين حقيقيتين بدلاً عنها لوضع العنوان المذكور في سجل، ونجد في العمود Basic التعليمات الحقيقية للبرنامج مع استخدام أرقام السجلات بدلاً من أسمائها، وقيم عناوين الذاكرة بدلاً من التسميات.

في قائمة Settings قم بتفعيل الخيار Show Labels Window لرؤية نافذة التسميات Labels والتي تعرض العناوين المقابلة للتسميات، مثلاً عنوان msg هو 0x10010000.



يمكن استخدام شريط التمرير لتغيير سرعة التنفيذ إلى 10 تعليمات بالثانية (مثلاً)، للتمكن من مراقبة التنفيذ بدلاً من انتهائه مباشرة خاصة في البرامج التي تأخذ وقتاً طويلاً عند التنفيذ.

# Run speed at max (no interaction)

في نافذة مقطع المعطيات Data قم بتفعيل الخيار ASCII وعندها ترى محارف العبارة Hello World بترتيب معين، تبدأ من العنوان 0x10010000، وإذا ألغيت تفعيل الخيار ASCII سيظهر محتوى مقطع المعطيات على شكل كلمات بالتمثيل الست عشري Hex.

بعد الضغط على أيقونة التتفيد Run تجد نتيجة التتفيد في أسفل النافذة تحت التبويب Run I/O كما يلي:



طريقة طباعة سلسلة المحارف (string): في هذا المثال نجد أن توضع سلسلة المحارف في الذاكرة سيكون مشابهاً لما يلي:

| msg | msg<br>+1 | msg<br>+2 | msg<br>+3 |     | msg<br>+5 |     |     |     |     |     |      | msg<br>+12 |
|-----|-----------|-----------|-----------|-----|-----------|-----|-----|-----|-----|-----|------|------------|
| 'H' | 'e'       | יוי       | ï         | 'o' |           | 'W' | 'o' | 'r' | 'l' | 'd' | '\n' | '\0'       |

عند تنفيذ التعليمة la \$a0, msg فإن عنوان بداية سلسلة المحارف يُسند إلى السجل \$a0 ، وبالتالي فإن كان ('hsg (character 'H') يتوضع في البايت رقم 1001 من الذاكرة فإن 1001 =30، وبعد إسناد القيمة 4 إلى السجل ٧٥ وتنفيذ استدعاء نظام syscall فإن المعالج عندئذ يعلم أننا نريد طباعة سلسلة المحارف على الشاشة.

يقرأ المعالج بايت بايت من الذاكرة بدءاً من العنوان \$40 أي 1001 ثم 1002 ثم 1003 وهكذا، ويظهر المحرف المقابل واحداً واحداً حتى الوصول إلى محرف انتهاء سلسلة المحارف وهو ('0\')، ولاحظ أن قيمة ASCII لنهاية سلسلة المحارف هي 0. والشكل التالي يبين مقطع المعطيات في الذاكرة بعد تنفيذ البرنامج:

| Data Segment |             |             |             |             |
|--------------|-------------|-------------|-------------|-------------|
| Address      | Value (+0)  | Value (+4)  | Value (+8)  | Value (+c)  |
| 0x10010000   | 1 1 e H     | o W o       | \n d l r    | \0 \0 \0 \0 |
| 0x10010020   | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0 |
| 0x10010040   | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0 |
| 0x10010060   | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0 | \0 \0 \0 \0 |

نلاحظ أن الأحرف قد خزنت في الذاكرة بشكل معكوس ضمن كل كلمة مؤلفة من 4 بايت، وهذا أمر خاص بالتصميم العتادي وتسمى طريقة التخزين في هذه الحالة بالتخزين النهوي الصغير little endian ويعني أنه يتم تخزين البايتات بحيث يوضع البايت الأقل دلالة في البداية، بينما في النهوي الكبير Big endian يوضع البايت الأكثر دلالة في البداية لذا تظهر سلسلة المحارف في الذاكرة بالترتيب الذي تمت كتابتها الم

المثال الخامس: برنامج لإيجاد أول 12 عنصر من سلسلة فيبوناتشي بلغة

### التجميع MIPS.

```
.data
                    # "array" of 12 words to contain fib values
fibs:
      .word
              0:12
                      # size of "array "
size:
       .word 12
         # Compute first twelve Fibonacci numbers and put
.text
           # in array, then print
                        # load address of array
        $t0, fibs
    la
        $t5, size
                         # load address of size variable
    la
         $t5, 0($t5)
                         # load array size
    lw
        $t2, 1
                         # 1 is first and second Fib. number
    li
                         \# F[0] = 1
         $t2, 0($t0)
    SW
                         \# F[1] = F[0] = 1
         $t2, 4($t0)
    SW
    addi $t1, $t5,-2 # Counter for loop, execute (size-2) times
loop: lw $t3, 0($t0)
                        # Get value from array F[n]
          $t4, 4($t0)
                        # Get value from array F[n+1]
      add $t2, $t3, $t4 # $t2 = F[n] + F[n+1]
           $t2, 8($t0)
                        # Store F[n+2] = F[n] + F[n+1] in array
      SW
      addi $t0, $t0, 4 # increment address of Fib.
     addi $t1, $t1, -1 # decrement loop counter
     bgt $t1, $zero, loop # repeat if not finished yet.
```

# first argument for print (array)

la

\$a0, fibs

```
add $a1, $zero, $t5 # second argument for print (size)
     jal print
                           # call print routine .
        $v0, 10
                       # system call for exit
     syscall
                       # we are out of here.
      ######## routine to print the numbers on one line.
.data
                         # space to insert between numbers
space: .asciiz
head: .asciiz "The Fibonacci numbers are:\n"
.text
print: add $t0, $zero, $a0 # starting address of array
     add $t1, $zero, $a1 # initialize loop counter to array size
         $a0, head
                         # load address of print heading
        $v0, 4
                         # specify Print String service
     syscall
                         # print heading
                         # load fibonacci number for syscall
out: lw $a0, 0($t0)
        $v0, 1
                         # specify Print Integer service
                         # print fibonacci number
     syscall
     la $a0, space
                          # load address of spacer for syscall
        $v0.4
                          # specify Print String service
     li
                          # output string
    syscall
                          # increment address
    addi $t0, $t0, 4
```

addi \$t1, \$t1, -1 # decrement loop counter bgt \$t1, \$zero, out # repeat if not finished jr \$ra # return

لسخ تعليمات البرنامج السابق إلى محرر النصوص واحفظه باسم Fibonacci.asm. ثم قم بتجميع البرنامج بالضغط على الأيقونة وعند الضغط على أيقونة التنفيذ تظهر قيم سلسلة فيبوناتشي في مقطع المعطيات. ونلاحظ الخرج:



والشكل التالي يظهر محتويات مقطع المعطيات في الذاكرة بعد تتفيذ البرنامج:



نلاحظ أن عناصر سلسلة فيبوناتشي مخزنة في الذاكرة بدءاً من العنوان 0×10010000 وحتى العنوان عناصر العنوان 0×10010000 وحتى العنوان 0×10010000

أصفاراً. أما عدد عناصر السلسلة size فمخزن في الذاكرة عند العنوان 0x10010030. بينما عناوين الذاكرة التالية تحوى سلاسل محرفية strings.

المثال السادس: برنامج بلغة التجميع MIPS يقوم باستدعاء تابع فيبوناتشي Fibonacci من البرنامج الرئيسي main.

.data

#Data for prompts and output description
prmpt1: .asciiz "\nThis program computes the Fibonacci
function."

prmpt2: .asciiz "\nEnter value for n:"

result: .asciiz "fib(n) ="

.text

main:

# Print the prompts

li \$v0, 4 # print\_str system service...

la \$a0, prmpt1 # passing address of first prompt

syscall

li \$v0, 4 # print str system service...

la \$a0, prmpt2 # passing address of 2nd prompt syscall syscall

#Read n and call fib with result

li \$v0, 5 # read\_int system service

```
syscall
     move $a2, $v0 # $a2 = n = result of read
     li $a1, 0
                     # $a1 = fib(0)
     li $a0, 1
                    # $a0 = fib(1)
     jal fib
                     # call fib(n)
     move $s1,$v0 # $s1 = fib(n)
#Print result
     li $v0,4
                     # print str system service...
     la $a0, result
                     # passing address of result
     syscall
     li $v0,1 # print int system service...
     move $a0,$s1 # ... passing argument fib(n(
     syscall
#Call system - exit
     li $v0, 10
     syscall
#Algorithm for Fib(a, b, count):
fib:
     bne a2,\zero, fibne # if count == 0...
     move $v0,$a1 # ... return b
```

```
jr $31
```

fibne0: # Assert: n != 0

addi \$a2, \$a2,-1 # count = count - 1

add \$t1,\$a0,\$a1 # \$t1 = a + b

move \$a1,\$a0 # b = a

move \$a0,\$t1 # a = a + old b

j fib

# بتنفيذ البرنامج نحصل على ما يلي:



المثال السابع: برنامج بلغة التجميع MIPS لحساب عاملي عدد (n) الطريقة التكرارية.

.data

enterN: .asciiz "Please enter the n value: \n"

output: .asciiz "Result is: "

.text

j main

factorial:

# iterative factorial procedure

asc

```
#
     $a(): number, $v(): factorial of the number
     addi $sp, $sp, -4
     sw $ra, 0($sp)
     li $v0, 1
     li $s0, 1
factorial begin:
      beq $s0, $a0, factorial end
                                      # n == 1?
      mul $v0, $v0, $a0
                                      # $v0 = $v0 *
                                      \# n = n - 1
      addi $a0, $a0, -1
     j factorial begin
factorial end:
      lw $ra, 0($sp)
      addi $sp, $sp, 4
     jr $ra
main:
     la $a0, enterN #Ask for the first param, n.
      li $v0, 4
                   #String syscall
                   #Prints out string.
      syscall
      li $v0, 5
```

#Places inputted value in v0.

syscall

```
move $a0, $v0
                   # $a0 = n
 jal factorial
 move $s0,$v0
 la $a0, output
 li $v0,4
 syscall
 move $a0, $s0
 li $v0,1
 syscall
 li $v0,10
 syscall
                              وعند التنفيذ نحصل على ما يلى:
Mars Messages
                 Run I/O
          Please enter the n value:
  Clear
          Result is: 24
           -- program is finished running --
```

المثال الثامن: برنامج بلغة التجميع MIPS لحساب عاملي عدد (n) بالطريقة العودية.

# This program computes factorial of entered number with # recursion . it illustrates how to set up the procedure stack.

```
.data
      msg str: .asciiz "Enter some Number:"
.text
.globl main
main:
      la $a0, msg_str
      li $v0, 4
      syscall
      li $v0, 5
      syscall
      move $a0,$v0
      jal fac
      move $a0,$v0
                                  #get result
                                  #print integer
      li$ v0,1
      syscall
      li $v0,10
      syscall
# fac(arg) - computes factorial of arg (arg!),
# argument is passed in $a0
#prologue to procedure
fac:
```

addi \$sp,\$sp,-8 #push space

sw \$s0,0(\$sp) # save \$s0, which we use

sw \$ra,4(\$sp) # save return address

### #start of actual procedure work

move \$s0,\$a0 #get argument (\$a0)

li \$v0,0x00000001 # 1

beq \$s0,\$v0,L2 #end of recursion?

addi a0, s0, -1 # set up argument (f-1)

jal fac #recursive call

mult \$v0,\$s0 #multiply

mflo \$v0 #return mul result

j L3 #exit procedure via epilogue

L2:

li \$v0,0x00000001 # return value

# epilogue to exit procedure

#### L3:

lw \$ra,4(\$sp) # restore \$ra

lw \$s0,0(\$sp) # restore \$s0

addi \$sp,\$sp,8 # pop activation frame

jr \$ra # return

### بتنفيذ البرنامج نحصل على ما يلي:



المثال التاسع: برنامج لطباعة عدد ذي فاصلة عائمة باستخدام سجلات وتعليمات أعداد الفاصلة العائمة.

.data

fp: .float 1.25

.text

la \$t1, fp

I.s \$f0, (\$t1)

li \$v0, 10

syscall

عند تنفيذ البرنامج يعطى محتوى السجل fo كما يلى:



حيث أن العدد 1.25 يُمثل حسب المعيار IEEE754 كما يلي:

0 0111 1111 010 0000 0000 0000 0000 0000

```
= 0 \times 3 \text{fa} 0 0000
المثال العاشر: برنامج لإجراء عمليات حسابية على أعداد ذات فاصلة عائمة.
.data
     a: .float 1.5
     b: .float 0.125
     c: .float 3.75
.text
     la $t0,a
                     # [lui $1,0x1001]
     lwc1 $f0, 0($t0)
                     # [ lui $1,0x1001, lwc1 $f1, 4($t0) ]
     I.s $f1,b
     I.s $f2,c
                     # [lui $1,0x1001 , lwc1 $f2, 8($t0)]
     add.s $f3,$f0,$f1
     sub.s $f4, $f2, $f1
     sub.s $f5, $f0, $f2
     mul.s $f6,$f0,$f0
     div.s $f7, $f2, $f0
     swc1 $f7, 12($t0) # store $f7 in mem[$t0+12]
     mov.s $f12, $f6
     li $v0,2
                # to print the content of f12 .
     syscall
     li $v0,10
```

syscall # to exit.

# نلاحظ بالتنفيذ أن قيم سجلات الأعداد ذات الفاصلة العائمة أصبحت كما يلي:

| Regis         | ters Coproc 1 |
|---------------|---------------|
| Name          | Float         |
| \$f0          | 1.5           |
| \$f1          | 0.125         |
| \$f2          | 3.75          |
| \$f3          | 1.625         |
| \$f4          | 3.625         |
| \$f5          | -2.25         |
| \$f6          | 2.25          |
| \$£7          | 2.5           |
| \$f8          | 0.0           |
| \$ <b>f</b> 9 | 0.0           |
| \$f10         | 0.0           |
| \$f11         | 0.0           |
| \$f12         | 2.25          |

| Regis | ters Coproc |  |  |
|-------|-------------|--|--|
| Name  | Float       |  |  |
| \$f0  | 0x3fc00000  |  |  |
| \$f1  | 0x3e000000  |  |  |
| \$f2  | 0x40700000  |  |  |
| \$f3  | 0x3fd00000  |  |  |
| \$f4  | 0x40680000  |  |  |
| \$f5  | 0xc0100000  |  |  |
| \$f6  | 0x40100000  |  |  |
| \$f7  | 0x40200000  |  |  |
| \$f8  | 0x00000000  |  |  |
| \$f9  | 0x00000000  |  |  |
| \$f10 | 0x00000000  |  |  |
| \$f11 | 0x00000000  |  |  |
| \$f12 | 0x40100000  |  |  |

# والقيم المخزنة في الذاكرة هي:

| Address    | Value (+0) | Value (+4) | Value (+8) | Value (+c) |
|------------|------------|------------|------------|------------|
| 0x10010000 | 0x3fc00000 | 0x3e000000 | 0x40700000 | 0x40200000 |

### والقيمة المطبوعة على الشاشة:



المثال الحادي عشر: برنامج لحساب مساحة الدائرة area=pi\*r\*r، باستخدام سجلات الأعداد ذات الفاصلة العائمة مع طباعة النتيجة.

#### . data

msg1: .asciiz " Enter the value of radius ( r = ?) \n"

msg2: .asciiz "area= pi\*r\*r= "

```
pi: .double 3.141592653589793
.text
    la $a0, msg1
     li $v0,4
                 # print msg1
     syscall
                   # read double (r)
     li $v0, 7
                  # radius \leftarrow user input (in f0 == f0,f1)
    syscall
          $a0, pi
     la
          $f12, 0($a0)
                               # a := pi
    I.d
             $f12, $f12, $f0
     mul.d
                               # a := a * r
             $f12, $f12, $f0
     mul.d
                               # a := a * r
    la $a0, msg2
    li $v0,4
                     # print msg2
     syscall
                     # print double
     li $v0, 3
                     # print area
    syscall
     li $v0, 10
     syscall
```

```
Mars Messages Run I/O

Enter the value of radius ( r = ?)

3.15

area= pi*r*r = 31.172453105244717

-- program is finished running --
```

## تمارين غير محلولة

التمرين (1): ما هو النص المطبوع على الشاشة بعد تنفيذ البرنامج التالي؟ علل.

.data

str1: .byte 65 66 # declare the string mesgs

mesg: .asciiz "Hello World\n"

.text

li \$v0, 4

la \$a0, str1

li \$t0, 1

add \$a0, \$a0, \$t0

syscall

li \$v0, 10

syscall

التمرين (2): اكتب برنامجاً بلغة التجميع MIPS يقوم المستخدم بإدخال مصفوفة أعداد صحيحة (بطول محدد) فيقوم البرنامج بإرجاع عدد الأعداد الموجبة وعدد الأعداد السالبة، وعدد الأعداد الفردية وعدد الأعداد الروجية.

التمرين (3): اكتب برنامجاً بلغة التجميع MIPS يقوم المستخدم بإدخال مصفوفة أعداد صحيحة، فيقوم البرنامج بإرجاع مصفوفة كل عنصر فيها هو مربع العنصر المقابل من المصفوفة المدخلة (أي العنصر الأول المرجَع= مربع العنصر الأول المدخَل).

التمرين (4): اكتب برنامجاً بلغة التجميع MIPS يقوم المستخدم بإدخال عددين، فيقوم البرنامج باستدعاء تابع يقوم بإيجاد مضاعفات العدد 3 المحصورة بين هذين العددين المدخلين، ثم طباعتها، فمثلاً إذا أدخل المستخدم العددين 7 و 22 فيتم طباعة الأعداد التالية: (9، 12، 15، 18).

التمرين (5): اكتب برنامجاً بلغة التجميع MIPS لحساب قوة عدد x^y بالطريقة التكرارية.

التمرين (6): اكتب برنامجاً بلغة التجميع MIPS لحساب قوة عدد x^y بالطريقة العودية.

التمرين (7): اكتب التعليقات الموضحة لتعليمات البرنامج التالي، ثم استنتج عمل البرنامج وما هي النتيجة التي سيتم طباعتها؟

ثم تأكد من الحل عن طريق تنفيذه باستخدام برنامج المحاكاة MARS:

main:

.text

la \$a0, array1
addi \$a1, \$zero, 8
jal x
j finish

x: addi \$t7, \$zero, 0 addi \$t2, \$zero, 0

x\_loop:

beq \$t7, \$a1, x\_finish

```
lw $t3, 0($a0)
      slt $t1, $t3, $t2
      bne $t1, $zero, notmore
      addi $t2, $t3, 0
notmore:
      addi $t7, $t7, 1
      addi $a0,$a0, 4
      j x_loop
finish:
      jr $ra
x_finish:
      addi $a2, $t2, 0
      move $a0, $a2
      li $v0, 1
      syscall
exit:
      li $v0,10
      syscall
 .data
array1: .word 3,115,9,10,80,6,4
```

التمرين (8): اكتب برنامجاً بلغة التجميع MIPS يقوم المستخدم بإدخال سلسلة محارف، فيقوم البرنامج بحفظها في الذاكرة واستدعاء إجرائية تقوم بعكس ترتيب محارف السلسلة وحفظها في موقع آخر من الذاكرة بالشكل المعكوس، وطباعة السلسلة المدخلة والسلسلة المعكوسة.

مثلاً إذا قام المستخدم بإدخال العبارة: " !Hello World" فينتج عند التنفيذ ما يلى:



التمرين (9): اكتب برنامجاً بلغة التجميع MIPS يتيح للمستخدم الخيارات التالية:

- 1- تحويل درجة الحرارة من سيلزيوس إلى فهرنهايت
- 2- تحويل درجة الحرارة من فهرنهايت الى سيلزيوس

ثم يقوم المستخدم بإدخال الخيار ودرجة حرارة ما، لتحويلها من وحدة قياس إلى أخرى حسب رقم الخيار المدخل.

علماً أن قانوني التحويل بين المقياسين كما يلي:

للتحويل من سيلزيوس إلى فهرنهايت: ف = 1.8 س + 32

0.555555\*(32-6)=0.555555\* للتحويل من فهرنهايت الى سيلزيوس: س

مستخدماً تعليمات وسجلات الأعداد ذات الفاصلة العائمة. بحيث تحصل عند

التنفيذ على نتيجة مشابهة لما يلى:

Univer.

## Mars Messages Run I/O

Press 1 to convert Celcius into Farenheit

Press 2 to convert Farenheit into Celcius

Enter your choice: 1

Enter Value: 36

Result is: 96.799995

-- program is finished running --

Press 1 to convert Celcius into Farenheit

Press 2 to convert Farenheit into Celcius

Enter your choice: 2

Enter Value: 96

Result is: 35.55552

Vascus

-- program is finished running --

# مسرد المصطلحات

| Performance     | أداء                 |
|-----------------|----------------------|
| Exponent        | أس                   |
| Biased exponent | أس منحاز             |
| system calls    | استدعاءات النظام     |
| Sign            | إشارة                |
| Frame           | إطار                 |
| Setting         | إعدادات              |
| Chip Select     | انتقاء الرقاقة       |
| Bias            | انحياز               |
| Offset          | انزیاح               |
| Stop            | إيقاف                |
| User programs   | برامج المستخدم       |
| Simulator       | محاكٍ- برنامج محاكاة |
| Globally        | بشكل شمولي           |
| Enable          | تأهيل                |
| Ignore overflow | تجاهل الطفح          |
| Edit            | تحرير                |

| Enhancement             | تحسين              |
|-------------------------|--------------------|
| Decode                  | تفكيك              |
| Load                    | تحميل              |
| Undo                    | تراجع              |
| Frequency               | تردد المعالج       |
| Speedup                 | تسريع              |
| Label                   | تسمية              |
| Expression              | تعابير             |
| pseudo instruction      | تعليمة زائفة       |
| Instruction             | تعليمة             |
| Branch                  | تفرع               |
| Representation          | تمثيل              |
| Zero extending          | تمديد بالأصفار     |
| sign extending          | تمديد بالإشارة     |
| Run                     | بيغيز              |
| Function                | تابع               |
| Memory Expansion        | توسيع الذاكرة      |
| Expanding memory length | توسيع طولي للذاكرة |

| Expanding memory width | توسيع عرضي للذاكرة |
|------------------------|--------------------|
| Pause                  | توقف مؤقت          |
| Octal                  | ثماني              |
| Binary                 | ثنائي              |
| Fraction               | جزء کسري           |
| Fetch                  | جاب                |
| Concatenation          | جنباً إلى جنب      |
| Service                | خدمة               |
| Exit                   | خروج               |
| Single-Step            | خطوة واحدة         |
| Cells                  | خلايا              |
| double-precision       | دقة مضاعفة         |
| single-precision       | دقة مفردة          |
| cycle per instruction  | دورة بالتعليمة     |
| Instruction Memory     | ذاكرة التعليمات    |
| Data Memory            | ذاكرة المعطيات     |
| Clock                  | ساعة المساعة       |
| base register          | سجل قاعدي          |

| Saved registers     | سجلات محفوظة  |
|---------------------|---------------|
| Temporary registers | سجلات مؤقتة   |
| Hexadecimal         | ست عشري       |
| Capacity            | سعة           |
| Hardware            | عتاد          |
| program counter     | عداد البرنامج |
| Cycle Count         | عدد الدورات   |
| Decimal             | عشري          |
| Return address      | عنوان العودة  |
| symbolic address    | عنوان رمزي    |
| Underflow           | غيض           |
| Unique              | فريد          |
| address space       | فضاء العنونة  |
| User Space          | فضاء المستخدم |
| Kernel Space        | فضاء النواة   |
| Overflow            | فيض           |
| Hard disk           | قرص صلب       |
| Jump                | قفز           |

| reserved bitpattern | قيم -شكل نمطي من البنات- محجوزة |
|---------------------|---------------------------------|
| Words               | كلمات                           |
| Machine Language    | لغة الآلة                       |
| Assembly Language   | لغة التجميع                     |
| Variables           | متحولات                         |
| local variables     | متحولات محلية                   |
| compiler            | مترجم                           |
| Two's Complement    | متمم إلى اثنين/متمم ثنائي       |
| One's Complement    | متمم إلى واحد / متمم أحادي      |
| Assembler           | مجمّع                           |
| Character (char)    | محرف                            |
| Help                | مساعدة                          |
| compiler designers  | مصممو المترجمات                 |
| Sign-Magnitude      | مطال (طويلة) وإشارة             |
| Data                | معطيات                          |
| Stack               | مكدس                            |
| Register File       | ملف السجلات                     |
| sign/zero extender  | ممدد بالإشارة أو بالأصفار       |

| Data Path              | مسار المعطيات               |
|------------------------|-----------------------------|
| Single Cycle Data path | مسار المعطيات أحادي الدور   |
| Multi Cycle Data path  | مسار المعطيات متعدد الأدوار |
| Unsigned               | بدون إشارة                  |
| Stack pointer          | مؤشر المكدس (الكدسة)        |
| Global Pointer         | مؤشر شمولي                  |
| Address Bus            | مسرى العناوين               |
| Data Bus               | مسرى المع <mark>طيات</mark> |
| Result                 | نتيجة                       |
| Text                   | نص                          |
| System                 | نظام                        |
| operating system       | نظام التشغيل                |
| Breakpoints            | نقاط التوقف                 |
| Туре                   | نمط – نوع                   |
| little endian          | نهوي صىغير                  |
| Big endian             | نهوي كبير                   |
| OS kernel              | نواة نظام التشغيل           |
| Arguments              | معاملات / محدّدات           |
| -                      |                             |

| Runtime | وقت التنفيذ                       |
|---------|-----------------------------------|
| Reset   | يستبدئ -يعيد إلى القيم الابتدائية |





## المراجع

#### المراجع العربية:

- 1- د. محمد نوار العوا د. جورج صنيج- د. فيصل العباس، "تنظيم الحاسوب وبنيانه" دمشق 2002
- 2- معجم المصطلحات المعلوماتية، من منشورات الجمعية العلمية السورية للمعلوماتية الطبعة الأولى 2000

#### المراجع الأجنبية:

- 1- David Money Harris; Sarah L. Harris, Digital Design and Computer Architecture, Second Edition (2013)
- 2-William Stallings, Computer Organization And Architecture, Designing For Performance, Eighth Edition, Prentice Hall, Upper Saddle River.
- 3-David A. Patterson; John L. Hennessy, Computer Organization and Design: The Hardware/Software Interface, Fifth Edition (2014)
- 4- Steven T. Karris, Digital Circuit Analysis and Design with Simulink®Modeling and Introduction to CPLDs and FPGAs, Second Edition.
- 5- Charles W. Kann, Introduction To MIPS Assembly Language Programming, 2015, Gettysburg College.

# اللجنة العلمية:

- د. إياد الخياط
- د. عماد الدين محمد
  - د. مازن المحايري

المدقق اللغوي:

د. فاطمة تجور

حقوق الطبع والترجمة والنشر محفوظة لمديرية الكتب والمطبوعات